●五位比较器 ArB A 432 7485 (A B)i(A B)i(A-B)i=8FAE F A>B A (A>B) (A=B) A=B F 100 AB B2 <B I10101 B B4 强调:对于5位比较器的实现,主要考虑在(A>B (A=B);、(A<B级联上做文章,不要在FB,FA=B, A<B 上考虑 习题4-16
● 五位比较器 强调:对于5位比较器的实现,主要考虑在(A>B)i、 (A=B)i、 (A<B)i级联上做文章,不要在FA>B , FA=B , FA<B 上考虑。 习题4-16
五、加法器 加法器运算是算术运算中最基本的运算,实现 这种运算通常采用半加器和全加器。 半加器: 全加器: 不考虑低位对它的进位考虑低位向高位的进位 A B C C S ABCS 全加器种类有:一位全加器:7480; 二位全加器:7482、74182; 四位全加器:7483、74183等
五、加法器 全加器种类有:一位全加器:7480; 二位全加器:7482、74182; 四位全加器:7483、74183等。 加法器运算是算术运算中最基本的运算,实现 这种运算通常采用半加器和全加器
、四位串行进位加法器 A ∑ AB ∑ ∑ B B CO CI CO CI CO CI CO CI CO 图4233串行进位四位全加器 (1)分析 3:被加数,B0~B3:加数 CI:低位向高位的进位,CO:进位输出
1、四位串行进位加法器 图4.2.33 串行进位四位全加器 (1)分析 A0~A3:被加数, B0~B3 :加数。 CI:低位向高位的进位,CO:进位输出
(2)缺点:运算速度不高。 由于电路的和要等待逐级的CI,则使电路的运 算速度降低。 为了提高速度,必须考虑减少由于进位信号的逐 级传递所耗费的时间,由此人们设计出超前进位的四 位加法器。典型芯片为74283 2、四位超前进位全加器 0123 (1)管脚介绍 CI74283S2 A0~A3:被加数,B0~B3:加数, S~S3:输出和,CO:进位输出, BBBB CO CI:低位向高位的进位 图4.2.34(c)简化符号
(2)缺点:运算速度不高。 由于电路的和要等待逐级的CI,则使电路的运 算速度降低。 为了提高速度,必须考虑减少由于进位信号的逐 级传递所耗费的时间,由此人们设计出超前进位的四 位加法器。典型芯片为74283 2、四位超前进位全加器 (1)管脚介绍 A0~A3:被加数, B0~B3 :加数, S0~S3:输出和,CO:进位输出, CI:低位向高位的进位