第14章时序逻辑电路 14.1触发器 RS触发器 D触发器 .2寄存器 清华大学电机系唐庆玉编 1997年10月18日
第14章 时序逻辑电路 14.1 触发器 R-S触发器 D触发器 14.2 寄存器 清华大学电机系唐庆玉编 1997年10月18日 千岛湖风光 清华大学电机系唐庆玉1997年制作 如发现有人剽窃必定追究! 千岛湖画面属唐庆玉个人创 作,青山緑水蓝天白云,剽 窃必究 清华大学电机系唐庆玉编 1997年10月18日
第14章时序逻辑电路 141触发器 141.1R-S触发器 1.基本的RS触发器 组成:用2个与非门(或或非门构成 Q,Q输出端 & & Rp-- R S SD- SET 直接复位端 直接置位端
第14章 时序逻辑电路 14.1 触发器 14.1.1 R-S触发器 & & RD SD Q Q RD— RESET 直接复位端 S D— SET 直接置位端 Q, Q 输出端 1. 基本的R-S触发器 组成:用2个与非门(或或非门)构成
RS触发器真值表 Rp SpQ Q 01101(复位) 0 010(置位) &」X& 11保持原状 R 00不确定 Rp=0同时Sp=1时,Q=0。故R称为复位端,或称为清0端
R-S触发器真值表 RD SD Q Q 0 1 0 1(复位) 1 0 1 0(置位) 1 1 保持原状 0 0 不确定 & & RD SD Q Q 0 1 1 1 0 0 RD=0同时SD=1时, Q=0。故RD称为复位端,或称为清0端
RS触发器真值表 R D SpQ Q 0101(复位) 1010置位) & & 11保持原状 00不确定 SD=0同时RD=1时,Q=1。故S称为置位端或称为置1端
R-S触发器真值表 & & RD SD Q Q 1 0 1 1 0 0 RD SD Q Q 0 1 0 1(复位) 1 0 1 0(置位) 1 1 保持原状 0 0 不确定 SD=0同时RD=1时, Q=1。故SD称为置位端,或称为置1端
RS触发器真值表 Rp SpI QQ 0101(复位) 10 1010(置位) & & 11保持原状 0 00不确定 RD 指R、S从01或10变成11时输出端状态不变
& & RD SD Q Q R-S触发器真值表 RD SD Q Q 0 1 0 1(复位) 1 0 1 0(置位) 1 1 保持原状 0 0 不确定 指R、S从01或10变成11时,输出端状态不变 1 1 1 1 0 0