第二章数字钟电路设计 (Design of Digital O'clock) 口数字钟的功能要求 口数字钟电路系统的组成框图 口主体电路的设计 振荡器的设计 分频器的设计 时分秒计数器的设计 译码显示电路设计 校时电路的设计 口功能扩展电路的设计 定时控制电路的设计 仿广播电台正点报时电路的设计 报整点时数电路的设计 口整机电路 口MCU控制的数字钟
第二章 数字钟电路设计 (Design of Digital O‘clock) 数字钟的功能要求 数字钟电路系统的组成框图 主体电路的设计 ◼ 振荡器的设计 ◼ 分频器的设计 ◼ 时分秒计数器的设计 ◼ 译码显示电路设计 ◼ 校时电路的设计 功能扩展电路的设计 ◼ 定时控制电路的设计 ◼ 仿广播电台正点报时电路的设计 ◼ 报整点时数电路的设计 整机电路 MCU控制的数字钟
数字钟的功能要求 1、基本功能 准确计时,以数字形式显示时、分、 秒的时间; ◆小时的计时要求为“12翻1”,分和秒 的计时要求为60进位; ◆校正时间
一、数字钟的功能要求 1、基本功能 ◆ 准确计时,以数字形式显示时、分、 秒的时间; ◆ 小时的计时要求为“12翻1”,分和秒 的计时要求为60进位; ◆ 校正时间
数字钟的功能要求(续) 2、扩展功能 >定时控制; >仿广播电台正点报时; >报整点时数; >触摸报整点时数; >其他
一、数字钟的功能要求(续) 2、扩展功能 ➢ 定时控制; ➢ 仿广播电台正点报时; ➢ 报整点时数; ➢ 触摸报整点时数; ➢ 其他
二、数字钟电路系统的组成框图 如图21所示,数字钟电路系统由主体电路和扩展电路 两大部分所组成。其中,主体电路完成数字钟的基本功能, 扩展电路完成数字钟的扩展功能。 该系统的工作原理是: ◆振荡器产生高稳定的高频脉冲信号,作为数字钟的时间 基准(系统时钟),再经分频器输出标准秒脉冲信号 ◆秒计数器计满60后向分计数器进位,分计数器计满60 后向小时计数器进位,小时计数器按照“24翻1”规律 计数。计数器的输出经译码器送显示器。 ◆计时出现误差时可以用校时电路进行校时、校分、校秒。 扩展电路必须在主体电路正常运行的情况下才能进行功 能扩展
二、数字钟电路系统的组成框图 如图2.1所示,数字钟电路系统由主体电路和扩展电路 两大部分所组成。其中,主体电路完成数字钟的基本功能, 扩展电路完成数字钟的扩展功能。 该系统的工作原理是: ◆ 振荡器产生高稳定的高频脉冲信号,作为数字钟的时间 基准(系统时钟),再经分频器输出标准秒脉冲信号。 ◆ 秒计数器计满60后向分计数器进位,分计数器计满60 后向小时计数器进位,小时计数器按照“24翻1”规律 计数。计数器的输出经译码器送显示器。 ◆ 计时出现误差时可以用校时电路进行校时、校分、校秒。 扩展电路必须在主体电路正常运行的情况下才能进行功 能扩展
主体电路的设计 口主体电路是由功能部件或单元电路组成的。在设计 这些电路或选择部件时,尽量选用同类型的器件, 如所有功能部件都采用TTL集成电路或都采用 cMoS集成电路。 口整个系统所用的器件种类应尽可能少。 口下面介绍各功能部件与单元电路的设计
三、主体电路的设计 主体电路是由功能部件或单元电路组成的。在设计 这些电路或选择部件时,尽量选用同类型的器件, 如所有功能部件都采用TTL集成电路或都采用 CMOS集成电路。 整个系统所用的器件种类应尽可能少。 下面介绍各功能部件与单元电路的设计