其他结构的触发器 维持阻结构 利用门电路传输延迟射间的边泅-K触发器 PRO G3 |≥1 CLRLI Dl oa cLk CLKo +QL K QL G4
其他结构的触发器 维持阻塞结构 利用门电路传输延迟时间的边沿J-K触发器 J CLK K QL Q PRL CLRL CLK D Q QL
锁存器与触发器小结 锁存器和触发器 电平有效和边沿有效的区别 按照逻辑功能的不同特点,通常可分为 S-R触发器(锁存器) 每种触发景的 D触发器(锁存器) 功能表 J-K触发器 特征方程 T触发器 状态图
锁存器与触发器小结 锁存器和触发器 —— 电平有效和边沿有效的区别 按照逻辑功能的不同特点,通常可分为 S-R触发器(锁存器) D触发器(锁存器) J-K触发器 T触发器 每种触发器的 功能表 特征方程 状态图
S-R触发器(锁存器) 功能表 时钟S-R锁存器 SRQ基本SR锁存器 00维持 01清0sQ s Q 功能表 10置1 R Qb R Q sR Q 110 00维持 (或非门) 01清0 SLRL Q 主从SR触发器10置1 11维持0dsQ 11|1 01置109R1*60 0清0 001 (与非门) R Q
S-R触发器(锁存器) S C R Q Q 时钟S-R锁存器 0 0 0 1 1 0 1 1 S R 维持 清 0 置 1 0* Q 功 能 表 0 0 0 1 1 0 1 1 S R 维持 清 0 置 1 1* Q 功 能 表 主从S-R触发器 S C R Q Q 1 1 1 0 0 1 0 0 SL RL 维持 清 0 置 1 1* Q 0 1* 0 基本S-R锁存器 S Q R Q (或非门) S Q R Q (与非门)
Q S LR L 低电平有效SR锁存器 00011110 Q 状态转移真值表 0x100 SLRLQn Qn+ 1(× 0001* Q*=SL+R Q 0011米 01 S+ RQ 01 约束条件:SL+RL=1 10 (二者不能同时为0) 10 01010 11 110001 s+R=1+sR=0 111 特征』Q*=S+RQ 方程sR=0(约束条件)
0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 S_L R_L 1* 1* 1 1 0 0 0 1 Q n Q n+1 低电平有效S-R锁存器 状态转移真值表 1 1 0 0 0 1 0 1 00 01 11 10 Qn Q S_LR_L n+1 Q* = S_L’ + R_L·Q = S+ R’·Q 约束条件:S_L + R_L = 1 (二者不能同时为0) S’+R’=1 ➔ S·R=0 特征 方程 Q* = S+ R’·Q S·R=0(约束条件)
S-R触发景(锁存器) 功能表 特征方程 S R Q Q*= S+RQ 00维持 sR=0(約束条件 010 101 111*状态图 S=1R=0 S=0 S=X 0 REX R=0 S=0R=1
S-R触发器(锁存器) 0 0 0 1 1 0 1 1 S R 维持 0 1 1* Q 功能表 状态图 0 1 S=1,R=0 S=0,R=1 S=X R=0 S=0 R=X 特征方程 Q* = S+ R’·Q S·R=0(约束条件)