第2章McS51单片机的硬件结构 2,1MCS-51单片机的基本结构 22MCS-51单片机的引脚及片外总线结构 23MCS-51单片机的存储器配置 24CPU的时序及辅助电路
第2章 MCS-51单片机的硬件结构 2.1 MCS-51单片机的基本结构 2.2 MCS-51单片机的引脚及片外总线结构 2.3 MCS-51单片机的存储器配置 2.4 CPU的时序及辅助电路
21MCS-51单片机的基本结构 2.1.1MCS51单片机的基本组成 2.1.2MCS-51单片机硬件结构特点 213MCS51单片机内部结 2.1.4输入输出(IO)端口结构 返回本章首页
2.1 MCS-51单片机的基本结构 2.1.1 MCS-51单片机的基本组成 2.1.2 MCS-51单片机硬件结构特点 2.1.3 MCS-51单片机内部结 2.1.4 输入/输出(I/O)端口结构 返回本章首页
211Mcs51单片机的基本组成 时钟源 To TI 时钟电路 SFR和RAM ROM 定时/计数器 CPU 系统总线 并行端口 串行端口 中断系统 PO PI P2 P3 TXD RXD INT INT, 图2-1MCS-51单片机基本结构示意图
2.1.1 MCS-51单片机的基本组成 图2-1 MCS-51单片机基本结构示意图 时钟电路 SFR和RAM ROM CPU 定时/计数器 并行端口 串行端口 中断系统 系 统 总 线 时钟源 T0 T1 P0 P1 P2 P3 TXD RXD INT0 INT1
(1)一个8位微处理器CPU。 (2)数据存储器RAM和特殊功能寄存器SFR (3)内部程序存储器ROM。 (4)两个定时/计数器,用以对外部事件进行 计数,也可用作定时器。 (5)四个8位可编程的O(输入输出)并行 端口,每个端口既可做输入,也可做输出。 (6)一个串行端口,用于数据的串行通信 (7)中断控制系统。 (8)内部时钟电路。 返回本节
(1)一个8位微处理器CPU。 (2)数据存储器RAM和特殊功能寄存器SFR。 (3)内部程序存储器ROM。 (4)两个定时/计数器,用以对外部事件进行 计数,也可用作定时器。 (5)四个8位可编程的I/O(输入/输出)并行 端口,每个端口既可做输入,也可做输出。 (6)一个串行端口,用于数据的串行通信。 (7)中断控制系统。 (8)内部时钟电路。 返回本节
212McS-51单片机硬件结构特点 1.内部程序存储器(ROM)和内部数据存储 器(RAM)容量(如表2-1所示)。 2.输入输出(ⅣO)端口 3.外部程序存储器和外部数据存储器寻址空 4.中断与堆栈 5.定时/计数器与寄存器区 6.指令系统
2.1.2 MCS-51单片机硬件结构特点 1.内部程序存储器(ROM)和内部数据存储 器(RAM)容量(如表2-1所示)。 2.输入/输出(I/O)端口 3.外部程序存储器和外部数据存储器寻址空 间 4.中断与堆栈 5.定时/计数器与寄存器区 6.指令系统