Vin Vout1 稳态 stable Q Vout1 Vine 亚稳态 metastable Q L Vin Vout2 Vin E Vout2 Vout2↑ Vine Vine Vout2
Vin1 Vout1 Vin2 Vout2 Vout2 Vin2 = Vin2 = Vout2 稳态 stable 亚稳态 metastable Q Q_L Vin1 Vout1 Vin2 Vout2
亚稳态特性 随机噪声会驱动工作于亚稳态点的 Q 电路转移到一个稳态的工作点上去 从一个稳态”转换到另一个稳态”[DO1L 需加一定宽度的脉冲(足够的驱动) 亚稳态 所有的时序电路对 亚稳态都是敏感的 稳态 稳态
所有的时序电路对 亚稳态都是敏感的 亚稳态特性 稳态 稳态 亚稳态 随机噪声会驱动工作于亚稳态点的 电路转移到一个稳态的工作点上去 Q Q_L 从一个“稳态”转换到另一个“稳态” 需加一定宽度的脉冲(足够的驱动)
7.2锁存器与触发器 是大多数时序电路的基本构件 锁存器( Latch 根据输入,直接改变其输出(无使能端) 有使能端时,在时钟信号的有效电平之内都可 根据数据直接改变其输出状态 秦触发器(Fip-Flop,F/F) 只在时钟信号的有效边沿改变其输出状态
7.2 锁存器与触发器 —— 是大多数时序电路的基本构件 锁存器(Latch) 根据输入,直接改变其输出(无使能端) 有使能端时,在时钟信号的有效电平之内都可 根据数据直接改变其输出状态 触发器(Flip-Flop,F/F) 只在时钟信号的有效边沿改变其输出状态
7.2锁存器与触发器 S-R锁存器 具有使能端的S-R锁存器 D锁存器 边沿触发式D触发器 蠊具有使能端的边沿触发式D触发器 癱扫描触发器 癖主从式触发器(SR、J-K) 边沿触发式J-K触发器 癱T触发器
7.2 锁存器与触发器 S-R锁存器 具有使能端的S-R锁存器 D锁存器 边沿触发式D触发器 具有使能端的边沿触发式D触发器 扫描触发器 主从式触发器(S-R、J-K) 边沿触发式J-K触发器 T触发器
S-R锁存器 0 工作原理 R Q 1)S=R=0 电路维持原态 QL 0 新Q=Q原 或非门今非门 一态QL叶+=QLn态 Q o QL
S-R锁存器 Q QL R S (1)S = R = 0 电路维持原态 0 工作原理: 0 Q QL 或非门 ➔ 非门 Q n+1 = Qn QLn+1 = QLn 新 态 原 态