A A 图103.1PLD输入缓冲电路 固定连接编程连接 断开 图1033PLD中连接方式表示
11 A 1 A A 1 2 3 4 5 6 A B C D 1 2 3 4 5 6 D C B A Title Size Number Revision B Date: 15-May-2002 Sheet of File: C:\My Documents\数电课件\第十章.Ddb Drawn By: 固定连接 编程连接 断 开 图10.3.3 PLD中连接方式表示 图10.3.1 PLD输入缓冲电路
传统表示法 PLD表示法 A B C A 与门B A b C 或门B 图1022PLD中的与门、或门表示 12
12 1 2 3 4 5 6 A B C D 1 2 3 4 5 6 D C B A Title Size Number Revision B Date: 15-May-2002 Sheet of File: C:\My Documents\数电课件\第十章.Ddb Drawn By: & 与 门 1 或 门 传统表示法 F F F P L D 表 示 法 A B C & A B C A B C F ≥1 A B C 图10.2.2 PLD中的与门、或门表示
A 00 B 10 D—11 Co C 0 图1024PLD中的多路选择器 13
13 图10.2.4 PLD中的多路选择器 00 01 10 11 A B C D C0 F C1
104PLD的分类 、PLD的集成度分类 可编程逻辑器件PLD 低密度可编程逻|「高密度可编程逻 辑器件 LDPLD 辑器件 HDPLD PROM PLALIPALIIGAL CPLD FPGA 图1041PLD的密度分类 14
14 10.4 PLD的分类 一、PLD的集成度分类 图10.4.1 PLD的密度分类 可编程逻辑器件PLD 低密度可编程逻 辑器件LDPLD 高密度可编程逻 辑器件HDPLD PROM PLA PAL GAL CPLD FPGA
1.低密度可编程逻辑器件( LDPLD: Low-Density PLD) 1)PROM (Programmable ROM) 20世纪70年代初。与阵列固定,或阵列可编程 (2) PLA(Programmable Logic Array) 20世纪70年代初。与阵列、或阵列都可编程。 3)PAL(Programmable Array Logic 20世纪70年代末。与阵列可编程,或阵列固定。 (4)GAL(Generic Array Logic 20世纪80年代初。大部分与阵列可编程,或阵列固定 15
15 1.低密度可编程逻辑器件(LDPLD:Low-Density PLD) (1) PROM (Programmable ROM) 20世纪70年代初。 与阵列固定,或阵列可编程。 (2) PLA(Programmable Logic Array) 20世纪 70年代初。 与阵列、或阵列都可编程。 (3) PAL(Programmable Array Logic) 20世纪70年代末。与阵列可编程,或阵列固定。 (4) GAL(Generic Array Logic ) 20世纪80年代初。大部分与阵列可编程,或阵列固定