Generated by Foxit PDF Creator Foxit Soft ttp//www.foxitsoftware.comForevaluation D-y 设计考虑:对称结构 ■如果没有特定的应用要 求,对称结构是比较优化 A 的设计 Y=(A+B)C+D ■选择最坏情况的上拉和c 下拉路径,器件尺寸使得a 其导电因子(等效电阻) 相等
6 设计考虑:对称结构 如果没有特定的应用要 求,对称结构是比较优化 的设计 选择最坏情况的上拉和 下拉路径,器件尺寸使得 其导电因子(等效电阻) 相等 Y=(A+B)C+D A A B B C C D D VDD A B C D Y Generated by Foxit PDF Creator © Foxit Software http://www.foxitsoftware.com For evaluation only
Generated by Foxit PDF Creator Foxit Soft ttp//www.foxitsoftware.comForevaluation CMos电路结构的优化 相同的逻辑功能可以有不同的cMos电路结构, 可以根据速度和面积选择优化的结构 例如实现:Y=ABC 方案一: 彐D Y=ABC 方案二:Y=A+B+C
7 CMOS电路结构的优化 相同的逻辑功能可以有不同的CMOS电路结构, 可以根据速度和面积选择优化的结构 例如实现: ABCY 方案一: ABCY 方案二: CBAY Generated by Foxit PDF Creator © Foxit Software http://www.foxitsoftware.com For evaluation only
Generated by Foxit PDF Creator Foxit Soft ttp//www.foxitsoftware.comForevaluation 大扇入逻辑门的设计 实现8个变量“与”的三种方案 思考: 三种方案的 CL 差别
8 CL CL CL 大扇入逻辑门的设计 实现8个变量“与”的三种方案 思考: 三种方案的 差别 Generated by Foxit PDF Creator © Foxit Software http://www.foxitsoftware.com For evaluation only
Generated by Foxit PDF Creator Foxit Soft ttp//www.foxitsoftware.comForevaluation Wp=24um 第一种方案 Wn=12um in CL=0.01pF CL= 1pF
9 第一种方案 CL=0.01pF CL=1pF CL in x Y in in x x Y Y Wp=24um Wn=12um Generated by Foxit PDF Creator © Foxit Software http://www.foxitsoftware.com For evaluation only
Generated by Foxit PDF Creator Foxit Soft ttp//www.foxitsoftware.comForevaluation Wp=24um x 第二种方案 Wn=12um CL=0.01pF CL=1pF X In
10 第二种方案 CL=0.01pF CL=1pF CL in x Y in in x x Y Y Wp=24um Wn=12um Generated by Foxit PDF Creator © Foxit Software http://www.foxitsoftware.com For evaluation only