上机实习指导 1、用纯原理图方式设计1位全加器 2、用纯文本方式设计4位二进制加法计数器 3、用纯文本与原理图混合方式 设计译码显示计数器 合肥学院电子信息与电气工程谭敏 2004.9
合肥学院 电子信息与电气工程 谭敏 2004.9 1 1、用纯原理图方式设计1位全加器 2、用纯文本方式设计4位二进制加法计数器 3、用纯文本与原理图混合方式 设计译码显示计数器 上机实习指导
WHATA BIG AREA! 合肥学院电子信息与电气工程谭敏 2004.9
合肥学院 电子信息与电气工程 谭敏 2004.9 2 WHAT A BIG AREA!
ACW8月发展情阅 A+ PLUS TM MAX+PLUS画 MAX+PLUS( II Quartus TM 10.000000 APEX 20K 1,000,000 EPF10K250 EPF10K100 EPF10K50 System-Level 100,000 EPM81500 Integration: EPM81188 Fourth-Ge neration Programmable 10.000 EPM7256 Logic Tools EPM5192 EPM5128 1,000 EP1800 EP1200 100 19841986198819901992199419951998200020022004
合肥学院 电子信息与电气工程 谭敏 2004.9 3
PLD/EDA工具功能发展情况 FIRST GENERATION Design Methods Equations Schematics Operating Environment THIRD GENERATION DOS Design Methods ASCII Graphics AHDL ilog SECOND GENERATION Operating Environment Design Method Windows Schematics UNIX quations Windows Graphics AHDL Operating Environment DOS 1985 1988 合肥学院电子信息与电气工程谭敏 2004.9
合肥学院 电子信息与电气工程 谭敏 2004.9 4 Performance/Features 1985 1988 1991 FIRST GENERATION Design Methods Equations Schematics Operating Environment DOS ASCII Graphics SECOND GENERATION Design Methods Schematics Equations AHDL Operating Environment DOS Direct Graphics THIRD GENERATION Design Methods AHDL VHDL, Verilog HDL Operating Environment Windows UNIX Windows Graphics PLD/EDA工具功能发展情况
什么是MAX+ PLUS II 个全面集成的CPLD开发系统 提供与器件结构无关的开发环境 支持所有的 Altera产品(所有器件使用一个库) 广泛满足设计需求 设计输入 综 布局和布线(装入) 仿真 定时分析 器件编程 提供广泛的联机帮助 支持多种平台(PC机和工作站 肥学院电子信息与电气工程谭敏 支持多种EDA软件和栩性
合肥学院 电子信息与电气工程 谭敏 2004.9 5 什么是MAX+PLUS II? • 一个全面集成的 CPLD 开发系统 – 提供与器件结构无关的开发环境 • 支持 所有的Altera产品(所有器件使用一个库) – 广泛满足设计需求 • 设计输入 • 综合 • 布局和布线 (装入) • 仿真 • 定时分析 • 器件编程 – 提供广泛的联机帮助 – 支持多种平台 ( PC机和工作站 ) – 支持多种 EDA软件和标准