第19章时序逻辑电路 19.1时序逻辑电路的概述 192寄存器 19.3计数器
第19章 时序逻辑电路 19.2 寄存器 19.3 计数器 19.1 时序逻辑电路的概述
19.1时序逻辑电路的概述 1.时序电路的特点 时序逻辑电路—任何一个时刻的输出状态不仅取决于当时的输入信 号,还与电路的原状态有关。 时序电路的特点:(1)含有记忆元件(最常用的是触发器)。 (2)具有反馈通道。 2.时序电路的组成 输入Ⅺ 输出 信号1 组合电路/氵 Z;信号 D 触发器 触发器 触发器 输出信号 电路 输入信号 CP
19.1 时序逻辑电路的概述 组合电路 触发器 电 路 X1 Xi Z1 Zj Q1 Qm D1 Dm … … … … 输入 信号 信号 输出 触发器 触发器 输出信号 输入信号 CP 1. 时序电路的特点 时序逻辑电路————任何一个时刻的输出状态不仅取决于当时的输入信 号,还与电路的原状态有关。 时序电路的特点:(1)含有记忆元件(最常用的是触发器)。 (2)具有反馈通道。 2. 时序电路的组成
3.时序电路的分类 时序电路的分类有多种,但主要是按照其存储电路 中各触发器是否由统一时钟控制,分为同步时序电路和 异步时序电路两大类型 (1)同步时序电路 若时序电路中存储电路各触发器状态的更新是在同一时 钟脉冲的特定时刻(如上升沿或下降沿)同步进行的, 这样的时序电路就被称为同步时序电路。 (2)异步时序电路 若时序电路中存储电路各触发器的状态更新不受时钟脉 冲的统一控制,而是在不同时刻分别进行的,或者没有 时钟脉冲,这样的时序电路就被称为异步时序电路 数字电路中的数码寄存器、计数器、存储器等都是时序 电路的基本单元电路
3. 时序电路的分类 时序电路的分类有多种,但主要是按照其存储电路 中各触发器是否由统一时钟控制,分为同步时序电路和 异步时序电路两大类型。 (1)同步时序电路 若时序电路中存储电路各触发器状态的更新是在同一时 钟脉冲的特定时刻(如上升沿或下降沿)同步进行的, 这样的时序电路就被称为同步时序电路。 (2)异步时序电路 若时序电路中存储电路各触发器的状态更新不受时钟脉 冲的统一控制,而是在不同时刻分别进行的,或者没有 时钟脉冲,这样的时序电路就被称为异步时序电路。 数字电路中的数码寄存器、计数器、存储器等都是时序 电路的基本单元电路
192寄存器 1921数码寄存器 数码寄存器存储二进制数码的时序电路组件 集成数码寄存器74LS75: 0 O, Q FF FF FF FF O CI Cl 1DX·R IDAR IDAR ID D。CP RD DI
19.2 寄存器 集成数码寄存器74LSl75: 19.2.1 数码寄存器 数码寄存器——存储二进制数码的时序电路组件 1D ∧ R C1 Q Q 1D ∧ R C1 Q R C1 1D ∧ 1 F F Q1 Q1 2 F F Q2 Q2 3 F F Q3 Q3 1 D D1 D2 D3 R C1 R 0 1 0 1D ∧ Q Q F F 0 D Q 0 CP
74LS175的功能: RD是异步清零控制端。 D~D3是并行数据输入端,CP为时钟脉冲端 Q0~Q3是并行数据输出端。 74LS175的功能表 清零 时钟 输入 输出 工作模式 R0 CP D。D1D2D3 @o Q1 22 Q3 ×× 0000 异步清零 d o di d2 d3 do dI d, d3 数码寄存 ×× 保持 数据保持 0 保持 数据保持
74LS175的功能: RD是异步清零控制端。 D0 ~D3是并行数据输入端,CP为时钟脉冲端。 Q0 ~Q3是并行数据输出端。 0 1 1 1 RD 清零 × ↑ 1 0 CP 时钟 × × × × d0 d1 d2 d3 × × × × × × × × D0 D1 D2 D3 输 入 0 0 0 0 d0 d1 d2 d3 保 持 保 持 Q0 Q1 Q2 Q3 输 出 工作模式 异步清零 数码寄存 数据保持 数据保持 74LS175的功能表