组合逻辑电路 ※组合电路的分析方法与设计方法 ※常用MSI组合逻辑器件 编码器 数据选择器 数码比较器 数据分配器 加法器 译码器 ※译码器的应用 ※MSI组合逻辑器件的扩展方法 (总目录 退出
组合逻辑电路 > 总目录 退出 ※ 常用MSI组合逻辑器件 • 编码器 • 数据选择器 • 数码比较器 • 加法器 • 译码器 ※ 译码器的应用 ※ MSI组合逻辑器件的扩展方法 • 数据分配器 ※ 组合电路的分析方法与设计方法
组合电路的分析方法与设计方法 〈1〉分析步骤 给定组合 逻辑电路 输出函数列出真值功能描述评价与改 表达式 表 进 〈2〉设计步骤 设计要求 逻辑抽象 选定器件类 型 画出逻辑电 将函数变换 路 为适当形式 目录(<>(总目录)退出
目录 < > 总目录 退出 〈1〉分析步骤 〈2〉设计步骤 设计要求 逻辑抽象 选定器件类 型 画出逻辑电 路 将函数变换 为适当形式 给定组合 逻辑电路 输出函数 表达式 列出真值 表 功能描述 评价与改 进 组合电路的分析方法与设计方法
逻辑抽象的主要工作 分析事件的因果关系,确定输入变量和输出变量 定义逻辑状态的含义 根据给定的因果关系列出真值表 将逻辑函数变换为适当的形式 使用SSI门电路进行设计时,应将函数式化简为最简 形式,并变换成与器件种类相适应的形式 使用常用MSI组件进行设计时,应将函数式变换成所 用器件函数式相同或类似的形式,并用最少的器件和最 简单的连线构成电路 目录 总目录 退出
目录 < > 总目录 退出 逻辑抽象的主要工作 分析事件的因果关系,确定输入变量和输出变量 定义逻辑状态的含义 根据给定的因果关系列出真值表 将逻辑函数变换为适当的形式 使用SSI门电路进行设计时,应将函数式化简为最简 形式,并变换成与器件种类相适应的形式 使用常用MSI组件进行设计时,应将函数式变换成所 用器件函数式相同或类似的形式,并用最少的器件和最 简单的连线构成电路
常用MS组合逻辑器件 名称符号 功能特点常用器件 编Fm位输入,n位输出 二进制编码器 n 码 m 编码器 二-十进制 器 编码器 →F用n位代码对m个输 入信号进行编码 优先编码器 有n位地址输入 2位数据输入 2选1数选器 DI 1位数据输出 数据选 每次在地址输入控 4选1数选器 择器 制下从2n个数据输 入中选择一路输出 (MUX) 8选1数选器 +Dn An-1 Aol Y=∑miD m为地址量An-1…A0 16选1数选器 对应的最小项 录)(<((总目录)退出
常用MSI组合逻辑器件 名称 符号 功能特点 常用器件 数据选 择器 二进制编码器 二-十进制 编码器 优先编码器 2选1数选器 16选1数选器 8选1数选器 4选1数选器 m位输入,n位输出 用n位代码对m个输 入信号进行编码 有n位地址输入 2 位数据输入 1位数据输出 每次在地址输入控 制下从2 个数据输 入中选择一路输出 mi为地址量An-1 A0 对应的最小项 m ≤ 编 码 器 X1 Xm F1 Fn D0 D1 Y D2 An-1 A0 n -1 技 技 技 技 2 n 编码器 n Y= miDi (MUX) ∑i=0 2 n -1 ...... n 目录 < > 总目录 退出
常用MSI组合逻辑器件 名称 符号 功能特点常用器件 An-1 FA<B 对两个数位相同 数码比较 FA=BE 的二进制数进行 四位数码 器 数值比较,并判 比较器 (COMP) FA>BH 定其大小关系 数据分配 n位地址输入 数Y 1位数据输入 器(多路 据 D 2个数据输出 译码器 分配器) 分 将一路输入数据 配Ya 多路分配器 (DEMUX) 按n位地址分送到 2个数据输出端上 目录 总目录 退出
常用MSI组合逻辑器件 名称 符号 功能特点 常用器件 数据分配 器(多路 分配器) 数码比较 器 对两个数位相同 的二进制数进行 数值比较,并判 定其大小关系 四位数码 比较器 译码器 n位地址输入 1位数据输入 2 个数据输出 将一路输入数据 (DEMUX) (COMP) n n 数 据 分 配 按n位地址分送到 2个数据输出端上 D Y0 Y2 n -1 An-1 A0 技 ...... Bn-1 B0 A0 An-1 FA B FA B FA B ...... ...... < > = 多路分配器 目录 < > 总目录 退出