6、检查电路的自启动性 Qo A Q1.Qo 7、画逻辑电路图(略) Q1*=AQ1+A·Qo 1/0 Z=A.Q1 0/0 00 0/0 01) 当电路进入无效状态11后, 0/1 1/0 0/1 A=0时,下一状态为00 A=1时,下一状态为10 (11)1/0 10 该电路是自启动的 1/0 状态表
6、检查电路的自启动性 当电路进入无效状态11后, A=0时, 该电路是自启动的 Z = A’·Q1 Q1* = A·Q1 + A·Q0 Q0* = A·Q1 ’·Q0 ’ 7、画逻辑电路图(略) 下一状态为 00 A=1时,下一状态为 10 1/0 11 0/1 00 0/0 01 1/0 0/0 10 1/0 1/0 0/1 状态表
状态表设计(例一)P408 设计一个具有2个输入(A、B),1个输出(Z)的 时钟同步状态机,Z为1的条件是: 在前2个脉冲触发沿上,A的值相同 从上一次第1个条件为真起,B的值一直为1
状态表设计(例一) 设计一个具有2个输入(A、B),1个输出(Z)的 时钟同步状态机,Z为1的条件是: 在前2个脉冲触发沿上,A的值相同 从上一次第1个条件为真起,B的值一直为1 P408