62固定只读存储器(ROM) ROM由地址译地 存贮矩阵 码器、存储矩阵、籀 NXM 10010101 入 地址译码器 0输出和控制电路 D D M-1 010 1c组成,如图61 输出及控制电路 1所示 数据输出 00101001 0101000 一图6-1ROM结构图 021/224
2021/2/24 东北大学信息学院 11 6.2.1 固定只读存储器(ROM) 图6-1 ROM结构图 ROM由地址译 码器、存储矩阵、 输出和控制电路 组成,如图6-1 所示。 地 址 译 码 器 存贮矩阵 N×M 输出及控制电路 数据输出 地 址 输 入 W0 WN-1 D 0 DM-1
地址译码器 W 存储矩阵 W W 字线 010 & W,1 矩 001 010 苏D 100 输出电路 100 面屯跄 001 010010图6-2(4×4)的NMOS定ROM 2021/2/24
2021/2/24 东北大学信息学院 12 图6-2 (4×4)的 NMOS固定ROM & & & & 1 1 1 1 1 1 地址译码器 存 储 矩 阵 输出电路 D3 D2 D1 D0 D3 D2 D1 D0 W0 W1 W2 W3 A0 A1 字 线 +V 地址译码器 DD 存储矩阵 输出电路 字线
北大学 >图6-2是一个4×4位的NMOS固定ROM 010LO 0地址译码器:有两根地址输入线A和A巷 1004个地址号,每个地址存放一个4位二进 00101010 010100 信息; 10详译码器输出线:W、W1、W2、W3称为字线 1001010 0)输入的地址代码A2A确定选中哪条字线。 被选中的数据经过输出缓冲器输出 2021/224
2021/2/24 东北大学信息学院 13 ➢图6-2是一个4×4位的NMOS固定ROM。 ➢地址译码器:有两根地址输入线A1和A0,共 有4个地址号,每个地址存放一个4位二进制 信息; ➢译码器输出线:W0、W1、W2、W3称为字线, 由输入的地址代码A1A0确定选中哪条字线。 被选中的数据经过输出缓冲器输出
北大学 存储矩阵:是NMOS管的或门阵列。一个字 有4位信息,故有四条数据线D,D,D2,D3 01010100 输出又称为位线。它是字×位结构。存储矩 阵实际上是一个编码器,工作时编码内容不 01010 100变。位线经过反相后输出,即为ROM的输 0)端D、D1、D2、D3 00101001 0101000 021/224
2021/2/24 东北大学信息学院 14 ➢存储矩阵:是NMOS管的或门阵列。一个字 有4位信息,故有四条数据线 ➢输出又称为位线。它是字×位结构。存储矩 阵实际上是一个编码器,工作时编码内容不 变。位线经过反相后输出,即为ROM的输 出端D0、D1、D2、D3。 , , , , D0 D1 D2 D3
北大学 每根字线和位线的交叉处是一个存储单元, 共有16个单元。交叉处有NMOS管的存储 01010100 00单元存储“1”,无NMOS管的存储单元存 0储“0”。例如,当地址A1A=00时,则// 01010010 00Y=1(W1、W2、W3均为0),此时选中0 100号地址使第一行的两个NMOS管导通, 00101001 0101000 021/224
2021/2/24 东北大学信息学院 15 ➢每根字线和位线的交叉处是一个存储单元, 共有16个单元。交叉处有NMOS管的存储 单元存储“1” ,无NMOS管的存储单元存 储“0” 。例如,当地址A1A0 =00时,则 W0 =1(W1、W2、W3均为0),此时选中0 号地址使第一行的两个NMOS管导通