③列出真值表 I Da D3 D2 D1 F F=D1⊙D2⊙D3D4 0o0o|1 ④确定功能 00010 0010|O 分析真值表可见: 00111 0100o 1)当D1~D4中有偶数“1” 01011 01101 时,F=1。 01110 10000 2)当D1~D中有奇数“1 10011 10101 时,F=0。 1011|O 11001 换一个角度看:F、D1~D4五位 11010 11100 中“1”的个数总是为奇数。 这就是一个奇校验码产生器
③列出真值表 ④确定功能 分析真值表可见: 1)当D1∼D4中有偶数“1” 时,F=1。 2)当D1∼D4中有奇数“1” 时,F=0。 换一个角度看:F、 D1∼D4五位 中“1”的个数总是为奇数。— —这就是一个奇校验码产生器
例三:习题42 B F 解:①分析 A & 输入:A,B,C; F2 输出:F1,F2 图P4.2 ②写出表达式 F1=A(B⊕C) F2=A·(B⊕C)+BC ③列真值表
例三: 习题4.2 解:①分析 输入:A , B , C; ②写出表达式 ③列真值表 输出:F1 ,F2
F1=Ae(B⊕C)④确定功能 F2=A·(B⊕C)+BC 由真值表分析可知:本电 真值表 路是一个完成一位二进制数相 A Bc F2 Fi 减的电路,即:一位二进制全 00000 减器。 001 010 AB 01110 0001 F2 Fl 10100 11000 0 11 注意:减的顺序,A-B-C 借差
④确定功能 由真值表分析可知:本电 路是一个完成一位二进制数相 减的电路,即:一位二进制全 减器。 注意:减的顺序,A – B – C
组合逻辑电路的设计 1、限制条件 (1)器件 般常用器件:与非门、或非门、与或非门、异或门。 通常我们由卡诺图化简得到最简的“与-或”式, 当你选定器件后,你存在着转化的问题。 例如:F=AB+CD用与非门实现 F=AB+CD=AB·CDA BCD &A-F &
二、组合逻辑电路的设计 1、限制条件 (1)器件 一般常用器件:与非门、或非门、与或非门、异或门。 通常我们由卡诺图化简得到最简的“与-或”式, 当你选定器件后,你存在着转化的问题。 例如:F = AB+CD 用与非门实现
(2)双轨输入(单轨不介绍) 在大规模电路中,输入信号要经过缓冲器,而缓 冲器本身就提供了原变量和反变量。即: A AA A A 美国符号 国标 2、设计步骤 (1)根据给定的逻辑功能,确定输入与输出信号之 间的逻辑关系 (2)列出真值表 (3)写出最简表达式
(2)双轨输入(单轨不介绍) 在大规模电路中,输入信号要经过缓冲器,而缓 冲器本身就提供了原变量和反变量。即: 2、设计步骤 (1)根据给定的逻辑功能,确定输入与输出信号之 间的逻辑关系。 (2)列出真值表 (3)写出最简表达式