一、实验目的 1 .掌握中规模集成译码器、数据选择器的逻辑功能和使用方法。 2 .了解译码器的应用。 3 .学习用数据选择器构成组合逻辑电路的方法
文件格式: PPT大小: 103.5KB页数: 5
一、实验目的 1.掌握CMOS集成门电路的逻辑功能和器件的使用规则。 2.学会CMOS集成门电路主要参数的测试方法
文件格式: PPT大小: 98KB页数: 5
一、实验目的 1、熟悉数字逻辑实验箱的结构、基本功能和使用方法。 2、掌握各种TTL门电路的逻辑功能
文件格式: PPT大小: 488KB页数: 16
6.1 概述 6.2 555定时器 6.3 555定时器的基本应用电路
文件格式: PPT大小: 575KB页数: 37
时序逻辑电路由组合电路和存储电路两部分构成。按触发脉冲输入方式的不同, 时序电路可分为同步时序电路和异步时序电路。同步时序电路是指各触发器状态的变化受同一个时钟脉冲控制;而在异步时序电路中,各触发器状态的变化不受同一个时钟脉冲控制
文件格式: PPT大小: 860KB页数: 41
2.1 概述 2.2 TTL集成门电路 2.3 CMOS门电路
文件格式: PPT大小: 867.5KB页数: 67
3.1 组合逻辑电路的分析方法和设计方法 3.2 编码器 3.3 译码器 3.4 算术运算电路
文件格式: PPT大小: 773.5KB页数: 62
4.1 概 述 4.2 触发器的电路结构与动作特点 4.3 触发器的逻辑功能及其描述方法 4.4 触发器逻辑功能的转换
文件格式: PPT大小: 908.5KB页数: 72
1.1 逻辑代数的基本运算 1.2 逻辑代数的定律和运算规则 1.3 逻辑函数的代数化简法 1.4 逻辑函数的卡诺图化简法
文件格式: PPT大小: 422KB页数: 48
2.1二极管的开关特性 2.2BJT的开关特性 2.3基本逻辑门电路 2.4TTL逻辑门电路 2.5射极耦合逻辑门电路 2.6CMs逻辑门电路 2.7NMOS逻辑门电路 2.8正负逻辑问题(自学) 2.9逻辑门电路使用中的几个实际问题
文件格式: PPT大小: 2.49MB页数: 63










