第二章大规模可编程逻辑器件 可编程逻辑器件:PLD- Programmable logic Devices:用户构造逻辑功能。 传统数字系统 现代数字系统 由固定功能标 仅由三种标准 准集成电路74/54系积木块:微处理器 列40004500存贮器和PLD构成 列构成。设计无灵 即CPU+RAM+PLD模 活性,芯片种类多, 式。PLD的设计是其 数目大 核心
1 可编程逻辑器件:PLD--Programmable Logic Devices:用户构造逻辑功能。 传统数字系统 由固定功能标 准集成电路74/54系 列、4000、4500系 列构成。设计无灵 活性, 芯片种类多, 数目大。 现代数字系统 仅由三种标准 积木块:微处理器、 存贮器和 PLD构成。 即 CPU+RAM+PLD模 式。PLD的设计是其 核心。 第二章 大规模可编程逻辑器件
§21可编程逻辑器件概述 、PLD的发展进程 70年代初:PROM PLA_Programmable Logic Array (第一代) 70年代末:AMD公司推出 PAL Programmable 80年代初9公司推出 GAL Generic Array logic(第二代)
2 80年代初:Lattice公司推出GAL_Generic Array Logic (第二代); §2.1 可编程逻辑器件概述 一、PLD的发展进程 70年代初:PROM、 PLA_Programmable Logic Array (第一代); 70年代末:AMD 公司推出 PAL_Programmable Array Logic
80年代中:Xinx公司推出 EPGA Field Programmable Gates Array Altera公司推出 EPLD Erasable Programmable Logic Device 90年代初: Lattice公司提出 ISP_In System Programming概念,推出 iSpLSI 近年PLD的发展: 密度:单片已达1000万系统门 速度:达420MHz以上 线宽:已达90nm,属甚深亚微米技术 ( VDSM-Very Deep Sub Micrometer
3 90年代初:Lattice公司提出 ISP_In System Programming 概念,推出 ispLSI。 80年代中:Xilinx公司推出 FPGA_Field Programmable Gates Array; Altera公司推出EPLD_Erasable Programmable Logic Device; 近年 PLD的发展: 密度:单片已达1000万系统门 速度:达420MHz以上 线宽:已达 90 nm,属甚深亚微米技术 (VDSM—Very Deep Sub Micrometer)
二、PLD产品的特点: 高集成度; 高速度; 高可靠 在系统编程( ISP_In System Programming) PLD已占整个C产值的40%以上。PLD的产量 集成度每年增加35%,成本降低40%
4 高集成度; 高速度; 高可靠; 在系统编程(ISP_In System Programming ) PLD已占整个IC产值的40%以上。PLD的产量、 集成度每年增加35%,成本降低40%。 二、PLD产品的特点:
Density Leadership 10M□ 10M Gates n2002 Virtex-E XCV3200E ELE Virtex XCV1000 1998 1999 2000 2001 2002 Virtex Architecture Extends to 10 Million System Gates VIRTEX-E XXXILINX
5 ? 9.17.99/ 2 Density Leadership 1998 1999 2000 2001 2002 Virtex XCV1000 Density (system gates) 10M Gates In 2002 Virtex-E XCV3200E Virtex Architecture Extends to 10 Million System Gates 4M 3M 1M 10M Virtex-II