电子技术 2.工作原理 dianzI (2)输入端有任一低电平“O"(O.3V +5V 流过E结的电的k忆风 负载电流 (拉电流) 4 1 A B O o 3 输入有低 “O输出为 T2、T截止 6432 总目剥章目录返回止上一页下
总目录 章目录 返回 上一页 下一页 T5 Y R3 R5 A B C R R4 R1 2 T3 T4 T2 +5V T1 1V (0.3V) “1” “0” 输入有低 “0”输出为 高“1” 流过 E结的电 流为正向电流 VY 5-0.7- =30. .67V 5V
电子技术 dianzI 逻辑表达式:y=ABC 与非”门逻辑状态表A z C B y AO000 BO011 1 Y11111 与非”门 有“O)出 22 10O 1o1|1 K与非”逻 110|1 辑关系 1工工O←全“1)出“ 总目章目剥返回上一页下
总目录 章目录 返回 上一页 下一页 0 0 0 1 0 0 1 1 1 0 1 1 1 1 0 1 1 0 0 1 0 1 1 1 0 1 0 1 1 1 1 0 A B C Y Y=A B C Y A & B C
电子技术 3.TTL“与非”门特性及参数 dianzI (1)电压传输特性: 输出电压匕与输入电压C的关系。 +5V B U(V D 123八V 测试电路 电压传输特性 总目剥章目录返回止上一页下
总目录 章目录 返回 上一页 下一页
电子技术 (2TTL“与非”门的参数 dianzI 输出高电平电压C和输出低电平电压CL 输出高电平电压C OH B 典型值3.6V, 24V为合格 输出低电平电压CoL 典型值O.3V, C/4V为合格 电压传输特性 总目章目剥返回上一页下
总目录 章目录 返回 上一页 下一页
电子技术 dianzi 定量说明门电路抗干扰能力低电平噪声容限电 压CML一保证输出 O.96H高电平电压不低于 额定值qO%的条件 输入 下所允许叠加在输 低电平 入低电平电压上的 电压Lh 最大噪声(或干扰) 电压。 OFF bF是保证输出为额 定高电平的q0%时所对 了许叠加干扰>应的最大输入低电平电 一压 一日剥章目武返回上一页下
总目录 章目录 返回 上一页 下一页 A B D E 允许叠加干扰 UOFF 0.9UOH 0 1 2 3 1 2 3 4 Ui