电子技术 dianzI 第七章触发暴和肘序辽辑电路 7.1双稳态触发器 72寄存器 73计数器 75应用举例 总目章目剥返回上一页下
总目录 章目录 返回 上一页 下一页
第7章触发器和肘序逻辑电路罚 本章要求 1.掌握R-S、J-K、D触发器的逻辑功能及 不同结构触发器的动作特点 2.掌握寄存器、移位寄存器、二进制计数器、 十进制计数器的逻辑功能,会分析时序逻辑 电路。 3.学会使用本章所介绍的各种集成电路。 4.了解集成定时器及由它组成的单稳态触发器 和多诸振荡器的工作原理。 总目章目剥返回上一页下
总目录 章目录 返回 上一页 下一页 触发
电子技术 时序逻辑电路的特点: dianzI 电路的输出状态不仅取决于当时的输入信号, 而且与电路原来的状态有关,当输入信号消失后, 电路状态仍维持不变。这种具有存贮记忆功能的 电路称为时序逻辑电路。 下面介绍双稳态触发器,它是构成时序电路 的基本逻辑单元。 冷令令令令令令令令令令令争令令令令令令令令令令争令令令令令争令令令令令 总目章目剥返回上一页下
总目录 章目录 返回 上一页 下一页 原来的状态 下面介绍
电子技术 dian 71双稳态触发器 7.11R-S触发器 712主从J一K触发器 7.13维持阻塞D触发器 7.1.4触发器逻辑功能转换 总目章目剥返回上一页下
总目录 章目录 返回 上一页 下一页
电子技术 71双稳态触发器 dianzI 双稳态触发器: 是一种具有记忆功能的逻辑单元电路,它能储存 位二进制码。 特点: l、有两个稳定状态“0”态和“1”态; 2、能根据输入信号将触发器置成“0”或“1”态; 3、输入信号消失后,被置成的“0”或“1”态能 保存下来,即具有记忆功能。 总目章目剥返回上一页下
总目录 章目录 返回 上一页 下一页 “0” 和“1”态; 2、 ; “0”或“1