Q 8 Sp t R R 红色虚线内,输入端全0 为0,但由于它们不是同Q 时回1,触发器次态仍可0 以确定。 : 0
t t t t 0 0 0 0 SD RD Q Q & & Q Q SD RD 红色虚线内,输入端全 为0,但由于它们不是同 时回1,触发器次态仍可 以确定
「DZ 第(3)页
S R Q Q 第(3)页
4.3时钟触发器 两大类触发器:基本触发器,时钟触发器 具有时钟脉冲输入端的触发器称为时钟触发器 根据触发器电路结构形式和触发方式分类: 基本RS触发器:同步式触发器主从触发器 维持阻塞触发器:边沿触发器
4.3 时钟触发器 两大类触发器:基本触发器,时钟触发器 具有时钟脉冲输入端的触发器称为时钟触发器 根据触发器电路结构形式和触发方式分类: 基本RS触发器;同步式触发器;主从触发器; 维持阻塞触发器;边沿触发器
同步式触发器电平触发方式,一般高电平触发; 维持阻塞触发器边沿触发方式,一般上升沿触发; 边沿触发器边沿触发方式,一般下降沿触发; 主从触发器主从触发方式 时钟输入CP:时钟脉冲输入端,通常输入周期性时钟脉冲。 数据输入端:又叫控制输入端。四种触发器:SR_S,R; DD;JKJ,K;T—T。 初态Q可称现态,某个时钟脉冲作用前触发器状态 次态Q叶—某个时钟作用后触发器的状态。(新状态)
同步式触发器——电平触发方式,一般高电平触发; 维持阻塞触发器——边沿触发方式,一般上升沿触发; 边沿触发器——边沿触发方式,一般下降沿触发; 主从触发器——主从触发方式。 时钟输入CP:时钟脉冲输入端,通常输入周期性时钟脉冲。 数据输入端:又叫控制输入端。四种触发器:SR—S,R; D—D;JK—J,K;T—T。 初态Qn—可称现态,某个时钟脉冲作用前触发器状态。 次态Qn+1—某个时钟作用后触发器的状态。(新状态)
描述时钟触发器逻辑功能时,采用四种方式: 功能真值表:(表格形式) 在一定控制输入下,在时钟脉冲作用前后,初态向次态转 化的规律(状态转换真值表) 激励表:(表格形式) 在时钟脉冲作用下,实现一定的状态转换(Q-Q叶1),应 有怎样的控制输入条件 状态图:(图形方式) 在CP作用下,状态变化与控制输入之间的关系 特性方程:(代数方程式形式) 在CP作用下,Q叶1与控制输入及Q之间的逻辑关系
描述时钟触发器逻辑功能时,采用四种方式: 功能真值表:(表格形式) 在一定控制输入下,在时钟脉冲作用前后,初态向次态转 化的规律(状态转换真值表) 激励表:(表格形式) 在时钟脉冲作用下,实现一定的状态转换(Qn—Qn+1),应 有怎样的控制输入条件。 状态图:(图形方式) 在CP作用下,状态变化与控制输入之间的关系。 特性方程:(代数方程式形式) 在CP作用下,Qn+1与控制输入及Qn之间的逻辑关系