第四章组合逻辑模块及其应用 4.1编码器 4.2译码器 4.3数据选择器 4.4数值比较器 4.5加法器
第四章 组合逻辑模块及其应用 4.2 译码器 4.3 数据选择器 4.4 数值比较器 4.5 加法器 4.1 编码器
4.1编码器 编码器的基本概念及工作原理 编码一将棊一特定的逻楫傖号变换为 二选制代码。 能够实现编码功能的 逻辑部件称为编码器
4.1 编码器 一.编码器的基本概念及工作原理 编码——将某一特定的逻辑信号变换为 二进制代码。 能够实现编码功能的 逻辑部件称为编码器
例:设计一个键控8421BC码编码器。 lkg×10
例:设计一个键控8421BCD码编码器。 S S S S S S S S S S 5 6 7 8 9 A B C D 4 1kΩ×10 3 CC 1 2 V 0
解:(1)列出真值表: 输 入 输 出 so sss ss sssss AB C D 0 0 111111 1 0 00111111111 0000000011 0000 01 0111 ll11 1001100 1 (2)由真值表写出各输出的逻辑表达式为: 十 9 8 9 B 4 +S+ 7 S4·S3S6·S7
(2)由真值表写出各输出的逻辑表达式为: A= S8 + S9 B = S4 + S5 + S6 + S7 解:(1)列出真值表: 输 入 输 出 S9 S8 S7 S6 S5 S4 S3 S2 S1 S0 A B C D S8 S9 = S4 S5 S6 S7 = 1 1 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 1 0 1 0 0 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1
C=S2+S3+S6+S7=S2·S3·S6·Sn D=2+22++=2.?·2:2·2 B 重新整理得: 0 0 4=S lkg×10 B=SSSS. CESSSS 67 D=2222 (3)由表达式 画出逻辑图: EWB举例-编码器
C S2 S3 S6 S7 S2 S3 S6 S7 = + + + = D S S3 S5 S7 S9 S S3 S5 S7 S9 = + + + + = 1 1 A= S8 S9 B = S4 S5 S6 S7 C = S2 S3 S6 S7 D = S1 S3 S5 S7 S9 重新整理得: (3)由表达式 画出逻辑图: S S S S S S S S S S 5 6 7 8 9 4 1kΩ×10 3 CC 1 2 V 0 & A B & C & D & 0 0 1 0 1 EWB举例-编码器