第2章TMs320c54x的硬件结 6主机接口HP引脚 HBI:字节识别信号,用来判断主机送来的数据是 第1字节还是第2字节。 HCN0矩新拄制装群所要寻址的寄存器 HCNTlI HRW:主机对HPI口的读/写信号; HRDY:HP数据准备好信号; HINT/OUT1:HP向主机请求的中断信号; HPIENA:HPI模块选择信号。 2021年2月22日 DSP原理及应用 36
2021年2月22日 DSP原理及应用 36 第2章 TMS320C54x的硬件结 构 6. 主机接口HPI引脚 HBIL:字节识别信号,用来判断主机送来的数据是 第1字节还是第2字节。 HCNTL0: HCNTL1: 主机控制信号。 HR/W :主机对HPI口的读/写信号; HRDY :HPI数据准备好信号; HINT/TOUT1:HPI向主机请求的中断信号; HPIENA:HPI模块选择信号。 用于主机选择所要寻址的寄存器;
第2章TMs320c54x的硬件结 7.通用o引脚 C5402芯片都有2个通用的O引脚,分别为 XF:外部标志输出信号,用来给外部设备发送 信号。通过编程设置,控制外设工作。 BO:控制分支转移输入信号,用来监测外设的 工作状态。 2021年2月22日 DSP原理及应用 37
2021年2月22日 DSP原理及应用 37 第2章 TMS320C54x的硬件结 构 7. 通用I/O引脚 ’C5402芯片都有2个通用的I/O引脚,分别为: XF:外部标志输出信号,用来给外部设备发送 信号。通过编程设置,控制外设工作。 BIO:控制分支转移输入信号,用来监测外设的 工作状态
第2章TMs320c54x的硬件结 8.测试引脚 TCK测试厨铺输叁引脚;11491标准的在片仿真 接口TDⅠ:测试数据输入引脚; TDO:测试数据输出引脚; TMS:测试方式选择引脚; TRST:测试复位引脚; EMU0:仿真器中断0引脚; EMU1OFF:仿真器中断引脚关断所有 输出引脚。 2021年2月22日 DSP原理及应用 38
2021年2月22日 DSP原理及应用 38 第2章 TMS320C54x的硬件结 构 8. 测试引脚 ’C5402芯片具有符合IEEE1149.1标准的在片仿真 接口。 TCK:测试时钟输入引脚; TDI:测试数据输入引脚; TDO:测试数据输出引脚; TMS:测试方式选择引脚; TRST:测试复位引脚; EMU0:仿真器中断0引脚; EMU1/OFF:仿真器中断1引脚/关断所有 输出引脚
第2章TMs320c54X的硬件结 2.3c54x的内部总线结构 TMS320C54x的结构是以8组16位总线为核心, 形成了支持高速指令执行的硬件基础。 1组程序总线PB 总线结构{3组数据总线CB、DB、EB 4组地址总线PAB、CAB、DAB、EAB 2021年2月22日 DSP原理及应用 39
2021年2月22日 DSP原理及应用 39 第2章 TMS320C54x的硬件结 构 2.3 ’C54x的内部总线结构 TMS320C54x的结构是以8组16位总线为核心, 形成了支持高速指令执行的硬件基础。 总线结构 1组程序总线PB 3组数据总线CB、DB、EB 4组地址总线PAB、CAB、DAB、EAB
第2章TMs320c54X的硬件结 1.程序总线PB 主要用来传送取自程序存储器的指令代码和立 即操作数 PB总线既可以将程序空间的操作数据(如系数 表)送至数据空间的目标地址中,以实现数据移动, 也可以将程序空间的操作数据传送乘法器和加法器 中,以便执行乘法累加操作。 2021年2月22日 DSP原理及应用 0
2021年2月22日 DSP原理及应用 40 第2章 TMS320C54x的硬件结 构 1.程序总线PB 主要用来传送取自程序存储器的指令代码和立 即操作数。 PB总线既可以将程序空间的操作数据(如系数 表)送至数据空间的目标地址中,以实现数据移动, 也可以将程序空间的操作数据传送乘法器和加法器 中,以便执行乘法-累加操作