第2章TMs320c54X的硬件结 2.2.2’C54x的引脚功能 TMS320C5402引脚: 电源引脚 串行口引脚 时钟引脚 主机接口引脚 控制引脚 通用IO引脚 地址和数据引脚 测试引脚 2021年2月22日 DSP原理及应用 26
2021年2月22日 DSP原理及应用 26 第2章 TMS320C54x的硬件结 构 2.2.2 ’ C54x的引脚功能 TMS320C5402引脚: 电源引脚 时钟引脚 控制引脚 地址和数据引脚 串行口引脚 主机接口引脚 通用I/O引脚 测试引脚
第2章TMs320c54x的硬件结 2.2.2’C54x的引脚功能 1.电源引脚 C5402采用双电源供电,其引脚有: ●cVDD(16、52、68、91、125、142) 电压为+1.8V,为CPU内核提供的专用电源; ●DVDD(4、33、56、75、12、130), 电压为+33V,为各ⅣO引脚提供的电源; ●Vss(3、14、34、40、50、57、70、76、93、 106、111、128),接地。 2021年2月22日 DSP原理及应用 27
2021年2月22日 DSP原理及应用 27 第2章 TMS320C54x的硬件结 构 2.2.2 ’ C54x的引脚功能 1. 电源引脚 ’C5402采用双电源供电,其引脚有: ● CVDD(16、52、68、91、125、142), 电压为+1.8V,为CPU内核提供的专用电源; ● DVDD(4、33、56、75、112、130), 电压为+3.3V,为各I/O引脚提供的电源; ● VSS(3、14、34、40、50、57、70、76、93、 106、111、128),接地
第2章TMs320c54x的硬件结 2.时钟引脚 CLKOTEP甽鏘滥弸阌澌凘荡潲锁檥瀾期。 J1其脚项脆和M麻示 设定时钟工作模式引脚,用来硬件配置时钟模式。 X2 CLKIN:时钟振荡器引脚。 若使用内部时钟,用来外接晶体电路; 若使用外部时钟,该引脚接外部时钟输入。 X1:时钟振荡器引脚。 若使用内部时钟,用来外接晶体电路; 若使用外部时钟,该引脚悬空。 TOUT:定时器输出引脚。 2021年2月22日 DSP原理及应用 28
2021年2月22日 DSP原理及应用 28 第2章 TMS320C54x的硬件结 构 2.时钟引脚 ’C5402的时钟发生器由内部振荡器和锁相环 PLL构成,其引脚功能如表2.2.1所示。 CLKOUT:主时钟输出引脚,周期为CPU的机器周期。 CLKMD1、CLKMD2和CLKMD3: 设定时钟工作模式引脚,用来硬件配置时钟模式。 X2/CLKIN:时钟振荡器引脚。 若使用内部时钟,用来外接晶体电路; 若使用外部时钟,该引脚接外部时钟输入。 X1:时钟振荡器引脚。 若使用内部时钟,用来外接晶体电路; 若使用外部时钟,该引脚悬空。 TOUT:定时器输出引脚
第2章TMs320c54x的硬件结 3.控制引脚 还制强粒考言生和接收外部器件的各种控制 信号S嘟幹備器选通信号; PS:外部程序存储器片选信号; DS:外部数据存储器片选信号; IS:ⅣO设备选择信号; STRB:I/O设备选通信号; R/W:读/写信号; READY:数据准备好信号。 HOLD:请求控制存储器接口信号; 2021年2月22日 DSP原理及应用 29
2021年2月22日 DSP原理及应用 29 第2章 TMS320C54x的硬件结 构 3.控制引脚 控制引脚用来产生和接收外部器件的各种控制 信号,引脚功能见表2.2.2。 RS :复位信号; MSTRB :外部存储器选通信号; PS :外部程序存储器片选信号; DS:外部数据存储器片选信号; I S:I/O设备选择信号; IOSTRB:I/O设备选通信号; R/W:读/写信号; READY:数据准备好信号。 HOLD:请求控制存储器接口信号;
第2章TMs320c54x的硬件结 3.控制引脚 HOLD4:响应控制存储器请求信号; MSC:微状态完成信号; Q:中断请求信号; CK:中断响应信号; MPMC:DSP工作方式选择信号; I0、WTi、NT2、INT3:外部中断请求信号。 MM:非屏蔽中断。 2021年2月22日 DSP原理及应用 30
2021年2月22日 DSP原理及应用 30 第2章 TMS320C54x的硬件结 构 3.控制引脚 HOLDA:响应控制存储器请求信号; MSC:微状态完成信号; IAQ:中断请求信号; IACK:中断响应信号; MP/MC:DSP工作方式选择信号; INT0、INT1、INT2、INT3:外部中断请求信号。 NMI:非屏蔽中断