Z=R AG+A+rG+AG 与或非表达式 AG R 00011110 Z=(RAG+RAG+RAG) 0 与或非门 R 实现方案三 G
= ''' + + + AGRGRAGARZ 与或非 表达式 Z = ( '' ' ') RA G R AG R A G + + ′ ′ ′ 与或非门 实现方案三
4.3若干常用的组合逻辑电路 集成的标准化电路产品(Ms巧一一 编码器74Hc148.74L5147 ·译码器74HC138,74HC427448 数据选择器74Hc153,cC14539 数值比较器74L585 加法器 745183.74L5283 函数发生器 奇偶校验器/发生器74180
集成的标准化电路产品(MSI)—— • 编码器 74HC148, 74LS147 • 译码器 74HC138, 74HC42,7448 • 数据选择器 74HC153, CC14539 • 数值比较器 74LS85 • 加法器 74LS183, 74LS283 • 函数发生器 • 奇偶校验器 /发生器 74180 4.3 若干常用的组合逻辑电路
4.3.1编码器 编码:将输入的每个高/低电平信号编成 个对应的二进制代码 ·普通编码器 ·优先编码器
4.3.1 编码器 • 编码:将输入的每个高/低电平信号编成一 个对应的二进制代码 • 普通编码器 • 优先编码器
普通编码器 特点:任何时刻 允许输入一个 编码信号。 3位二进制普通编码器的框图灬
一、普通编码器 特点:任何时刻 只允许输入一个 编码信号。 3位二进制普通编码器的框图
输玉 入 输 出 3 4 6 工r 2 0 0 10000000 000 工0000 000000 00100000 10000 000 工00000100 工000000 00000001 y0000 y0011 1 010 1111 001 1 0
输 入 输 出 I0 I1 I2 I3 I4 I5 I6 I7 Y2 Y1 Y0 1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 0 0 0 1 0 0 0 0 0 1 1 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 0 1 0 0 1 0 1 0 0 0 0 0 0 1 0 1 1 0 0 0 0 0 0 0 0 1 1 1 1