《虚拟仪器技术》 (3)ADC有差分输入与单输入。有的ADC的输入级完 全是差分输入电路,但是用单端或差分电路驱动都可以 例如AD9288、AD922/2123、AD9050。为了取得更低的 总谐波失真(THD)和最佳的无杂散动态范围(SFDR) 应该用差分放大器或差分变压器去驱动ADC (4)根据信号是单极性还是双极性,以及AD转换器 要求的输入电平范围,驱动放大器还要完成极性变换和电 平转换。例如AD9288需要约+V的直流偏置电压,而且 为单极性的电压,它要求有信号输入时AD9288的输入电 平范围为(1±0.5)V,即在+0.5V~+1.5V之内,驱动放大 器应完成所需要的极性变换和电平变换 第16页
《虚拟仪器技术》 第16页 (3)ADC有差分输入与单输入。有的ADC的输入级完 全是差分输入电路,但是用单端或差分电路驱动都可以, 例如AD9288、AD9220/21/23、AD9050。为了取得更低的 总谐波失真(THD)和最佳的无杂散动态范围(SFDR), 应该用差分放大器或差分变压器去驱动ADC。 (4)根据信号是单极性还是双极性,以及A/D转换器 要求的输入电平范围,驱动放大器还要完成极性变换和电 平转换。例如AD9288需要约+1V的直流偏置电压,而且 为单极性的电压,它要求有信号输入时AD9288的输入电 平范围为(1±0.5)V,即在+0.5V~+1.5V之内,驱动放大 器应完成所需要的极性变换和电平变换
《虚拟仪器技术》 2、驱动放大器的电路设计 AD8054 125V5 REFA 128mV-+128m 0P07U 被测信号可 REFB 输出数据 吕 10k 510 DAC7512 第17页
《虚拟仪器技术》 第17页 2、驱动放大器的电路设计 + _ + _ ? AD9288 + _ + _ + _ + _ DAC7512 -128mV~+128mV AD8054 510 510 510 510 510 510 2 5 6 7 3 4 7 U U~ U5 U6 U7 U9 510 510 +5V i u 510 510 510 2k 10k 510 10k U8 A A IN REF A IN REFOUT REF BIN ________ A AIN 0 7 D D~ B C D A 0~5V -5V~+5V 1.25V U4 10k OP07 OP07 被测信号 输出数据
《虚拟仪器技术》 ◆2.虚拟仪器的通用硬件平台 (1)通用硬件平台的基本功能 信号采集(模拟、数字输入) √信号产生(模拟、数字输出); √信号调理(信号幅度、频率、驱动、隔离等); 定时与计数 大容量数据存储。 实时信号处理。 总线与通信 第18页
《虚拟仪器技术》 第18页 ◆ 2. 虚拟仪器的通用硬件平台 (1)通用硬件平台的基本功能 ✓ 信号采集(模拟、数字输入); ✓ 信号产生(模拟、数字输出); ✓ 信号调理(信号幅度、频率、驱动、隔离等); ✓ 定时与计数; ✓ 大容量数据存储。 ✓ 实时信号处理。 ✓ 总线与通信
《虚拟仪器技术》 64高速采集及存储系统设计 ◆采集和存储系统方案设计 以一片高速双A转换器AD9288为核心,在高密度 可编程逻辑器件EPIC6Q240C6的控制下构成双通道数 据采集系统。上位机通过发送命令实现诸如采样频率 量程设定和工作模式等设置命令给DAQ主板,经调理后 的信号从ADC的引脚输入,数据采集完成之后通过逻辑 控制直接将双通道数据分别存储至64K大容量RAM (IS6IV6416)。然后由上位机将采集数据读入。采集 的时序控制由FPGA逻辑电路完成。 第19页
《虚拟仪器技术》 第19页 6.4高速采集及存储系统设计 ◆ 采集和存储系统方案设计 以一片高速双A/D转换器AD9288为核心,在高密度 可编程逻辑器件EPIC6Q240C6的控制下构成双通道数 据采集系统。上位机通过发送命令实现诸如采样频率、 量程设定和工作模式等设置命令给DAQ主板,经调理后 的信号从ADC的引脚输入,数据采集完成之后通过逻辑 控制直接将双通道数据分别存储至64K大容量RAM (IS61LV6416)。然后由上位机将采集数据读入。采集 的时序控制由FPGA逻辑电路完成
《虚拟仪器技术》 系统结构图 通道A RAM 锁存 通道B RAM 锁存 标准总线 触发 采集/号计数/RAM 地址 计数器 接口 外触发 FPGA 时钟 采集时钟f 分频器 f6(40MHz时钟) 第20页
《虚拟仪器技术》 第20页 ➢ 系统结构图 A/D A/D RAM RAM 锁存 锁存 触发 采集 控制 RAM 地址 计数器 总线 接口 时钟 分频器 标准总线 读 写计数 外触发 通道 A 通道 B 写 采集时钟 f s f(0 40MHz时钟) FPGA