/驱动器:双译码、本输出驱动电路;为了扩展存 结构中,在译码 储器的容量,常需要将几 器输出后加驱动 个芯片的数据线并联使用; 器,驱动挂在m另外存储器的读出数据或 条X方 片选:在地址选择时, 嫩据都放在双向的数 A 首先要选片,只有当片选 。这就用到三态 。 信号有效时,此片所连 的地址线才有效。 64 输出驱入 I/O电路 输出 Y译码器 输入 控制电路 读/写 片选 A6 A7 A11
存储体:存储单元 的集合,通常用X 选择线(行线)和Y选 择线(列线)的交叉 来选择所需要的单 元。 2.SRAM存储器的组成 地址译码器:将用二进制代 码表示的地址转换成输出端 的高电位,用来驱动相应的 读写电路,以便选择所要访 问的存储单元。 驱动器: 双译码 结构中,在译码 器输出后加驱动 器,驱动挂在各 条X方向选择线 上的所有存储元 电路。 I/O电路: 处于 数据总线和被 选用的单元之 间, 控制被选 中的单元读出 或写入,放大 信息。 输出驱动电路:为了扩展存 储器的容量,常需要将几 个芯片的数据线并联使用; 另外存储器的读出数据或 写入数据都放在双向的数 据总线上。这就用到三态 输出缓冲器。 片选: 在地址选择时, 首先要选片,只有当片选 信号有效时,此片所连 的地址线才有效
地址译码的两种方式: 单译码 双译码 单译码:适用于小容量存储器,一个地址译码器 双译码:适用于大容量存储器, X向和Y向两个译码器。 例:演示一个采用双译码结构的4096×1 的存储单元矩阵的译码过程
单译码: 适用于小容量存储器, 一个地址译码器 地址译码的两种方式: 单译码 双译码 双译码: 适用于大容量存储器, X向和Y向两个译码器。 例:演示一个采用双译码结构的4096×1 的存储单元矩阵的译码过程
3.SRAM存储器芯片实例 演示2114存储器芯片的逻辑结构方框图 :由于读操作与写操作是分时进行的, 读时不写,写时不读,因此,输入三态门与 输出三态门是互锁的,数据总线上的信息不 致于造成混乱
3.SRAM存储器芯片实例 演示2114存储器芯片的逻辑结构方框图。 注意:由于读操作与写操作是分时进行的, 读时不写,写时不读,因此,输入三态门与 输出三态门是互锁的,数据总线上的信息不 致于造成混乱
4.存储器与CPU连接 CPU对存储器进行读/写操作,首先由 地址总线给出地址信号,然后要发出读操 作或写操作的控制信号,最后在数据总线 上进行信息交流,要完成 和 存储器芯片的容量是有限的,为了满足实际 存储器的容量要求,需要对存储器进行扩展
4.存储器与CPU连接 CPU对存储器进行读/写操作,首先由 地址总线给出地址信号,然后要发出读操 作或写操作的控制信号,最后在数据总线 上进行信息交流,要完成地址线的连接、 数据线的连接和控制线的连接。 存储器芯片的容量是有限的,为了满足实际 存储器的容量要求,需要对存储器进行扩展