第四章触发器 §4-1概述 §4-2触发器的电路结构 与动作特点 §4-3触发器的逻辑功能 及其描述方法 的合
第四章 触 发 器 §4-1 概述 §4-3 触发器的逻辑功能 及其描述方法 §4-2 触发器的电路结构 与动作特点
§4-1概述 数字电路:分组合逻辑电路和时序逻辑电路两大类 组合逻辑电路的基本单元是基本门 时序逻辑电路的基本单元是触发器 触发器的必备特点 具有两个能自行保持的稳态(1态或0态); 2.外加触发信号时,电路的输出状态可以翻转; 3.在触发信号消失后,能将获得的新态保存下来。 二.触发器的分类 I.从电路结构不同分II.从逻辑功能不同分 1).基本触发器 1).RS触发器 2).同步触发器 2).JK触发器 3).主从触发器 3).T触发器 4).边沿触发器 4).D触发器
§4-1 概 述 一.触发器的必备特点 1.具有两个能自行保持的稳态(1态或0态); 2.外加触发信号时,电路的输出状态可以翻转; 3.在触发信号消失后,能将获得的新态保存下来。 I. 从电路结构不同分 II. 从逻辑功能不同分 1). RS触发器 3).主从触发器 1).基本触发器 二.触发器的分类 2).同步触发器 4).边沿触发器 2). JK触发器 4). D触发器 3). T触发器 数字电路: 分组合逻辑电路和时序逻辑电路两大类 组合逻辑电路的基本单元是基本门 时序逻辑电路的基本单元是触发器
§4-2触发器的电路结构与动作特点 4-2-1基本RS触发器 电路结构与工作原理 & 1.电路结构(以与非门构成为例) Q端、Q端为两个互补的输出端; SD RD Q=1、Q=0,定义为1态; 约束条件: RD、SD端是触发信号引入端。 不允许SD=RD=0 非号表示“0″触发有效, 脚标“D″表示直接触发, s端是置1端(置位端), RD端是清0端(复位端)
§4-2 触发器的电路结构与动作特点 4-2-1.基本RS触发器 一.电路结构与工作原理 ➢ Q 端、Q 端为两个互补的输出端 ; 1.电路结构(以与非门构成为例) & & Q Q SD RD 不允许 SD= RD=0. 约束条件: Q = 1、Q = 0 , 定义为 1 态; SD 端 是 置 1 端(置位端), 非号表示“0” 触发有效, RD 端 是 清 0 端(复位端), ➢ RD、SD 端是触发信号引入端。 脚标“D”表示直接 触发
2、工作原理0触发有效) 不允许 置1 清( Q80 0 0 & & SD RD SD RD SD RD 3、特性表 保 保 原态持 原态 sd rd gn4+说明 0 0001*不允许 011置 & & & & 100清0 SD RD SD RD110n保持
0 0 0 0 0 1 1 1 1 1 不允许 置1 清0 保 持 & & Q Q SD RD & & Q Q SD RD 0 & & Q Q SD RD 1 & & Q Q SD RD 原态 0 1 & & Q Q SD RD 1 1 0 原态 1 保 持 3、特性表 Sd Rd 0 1 1* 不允许 1 置 1 0 清 0 Q n 保 持 Q n+1 说 明 0 0 1 0 1 1 1 1 1 0 0 1 2、工作原理 (0触发有效)
4.逻辑符号 与非门构成 或非门组成: 0触发有效, d1触发有效, SD端是置1端 SD端是置1端, R R RD端是清0端 RD端是清0端, SD R SD RD 二。动作特点 由于触发信号直接加在输出门的输入端,所以在输入信 号的全部时间里,都能直接改变输出端Q和Q的状态 因此: SD(SD)端叫做直接置位端 用D作脚标 RD(Rω)端叫做直接复位端
4. 逻辑符号 SD(SD)端叫做直接置位端; 因此: 二. 动作特点 由于触发信号直接加在输出门的输入端,所以在输入信 号的全部时间里,都能直接改变输出端 Q 和 Q 的状态。 RD(RD)端叫做直接复位端。 用D作脚标 S R Q SD RD Q 与非门构成: 或非门组成: S R Q SD RD Q 1 触发有效, SD 端是置1端, RD 端是清0端, 0 触发有效, SD 端是置1端, RD 端是清0端