第六章时序逻辑电路一、选择题1.同步计数器和异步计数器比较,同步计数器的显著优点是A.工作速度高B.触发器利用率高C.电路简单D.不受时钟CP控制。福2.把一个五进制计数器与一个四进制计数器串联可得到进制计数器。A. 4B. 5C.9D.203:下列逻辑电路中为时序逻辑电路的是9B.加法器C.数码寄存器D.数据选择器A.变量译码器4.N个触发器可以构成最大计数长度(进制数)为的计数器。D.2NC.N2A. NB.2N5.N个触发器可以构成能寄存位二进制数码的寄存器。A. N-1B. NC. N+1D.2N6.五个D触发器构成环形计数器,其计数长度为A.5B.10C.25D.327:同步时序电路和异步时序电路比较,其差异在于后者1B.没有统一的时钟脉冲控制A.没有触发器C.没有稳定状态D.输出只与内部状态有关8:一位8421BCD码计数器至少需要个触发器。A.3B. 4C. 5D.109.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用级触发器。C. 4A. 2B. 3D. 810.8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。A. 1B. 2C.4D.811.用二进制异步计数器从0做加法,计到十进制数178,则最少需要个触发器。C. 7A.2B. 6D.8E.1012.某电视机水平-垂直扫描发生器需要一个分频器将31500Hz的脉冲转换为60Hz的脉冲,欲构成此分频器至少需要个触发器。A.10B.60C.525D.31500
第六章 时序逻辑电路 一、选择题 1.同步计数器和异步计数器比较,同步计数器的显著优点是 。 A .工作速度高 B .触发器利用率高 C .电路简单 D .不受时钟 C P 控制。 2.把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。 A . 4 B . 5 C . 9 D . 2 0 3.下列逻辑电路中为时序逻辑电路的是 。 A .变量译码器 B .加法器 C .数码寄存器 D .数据选择器 4 . N 个触发器可以构成最大计数长度(进制数)为 的计数器。 A . N B . 2 N C . N 2 D . 2 N 5 . N 个触发器可以构成能寄存 位二进制数码的寄存器。 A . N - 1 B . N C . N + 1 D . 2 N 6.五个 D 触发器构成环形计数器,其计数长度为 。 A . 5 B . 1 0 C . 2 5 D . 3 2 7.同步时序电路和异步时序电路比较,其差异在于后者 。 A .没有触发器 B .没有统一的时钟脉冲控制 C .没有稳定状态 D .输出只与内部状态有关 8.一位 8421BCD 码计数器至少需要 个触发器。 A . 3 B . 4 C . 5 D . 1 0 9 .欲设计 0, 1, 2, 3, 4, 5, 6, 7 这几个数的计数器,如果设计合理,采用同 步二进制计数器,最少应使用 级触发器。 A . 2 B . 3 C . 4 D . 8 1 0. 8 位移位寄存器,串行输入时经 个脉冲后, 8 位数码全部移入寄存器 中 。 A . 1 B . 2 C . 4 D . 8 1 1.用二进制异步计数器从 0 做加法,计到十进制数 178,则最少需要 个 触发器。 A . 2 B . 6 C . 7 D . 8 E .10 1 2.某电视机水平 -垂直扫描发生器需要一个分频器将 31500H Z 的脉冲转换为 60H Z 的脉冲,欲构成此分频器至少需要 个触发器。 A . 1 0 B . 6 0 C . 525 D . 31500
13某移位寄存器的时钟脉冲频率为100KHz,欲将存放在该寄存器中的数左移8位,完成该操作需要时间。A. 10μ SB.80μSC.100μSD.800ms14.若用JK触发器来实现特性方程为Q+1=AQ"+AB,则JK端的方程为A.J=AB,K=A+BB.J=AB,K=ABC.J=A+B,K=ABD.J=AB,K=AB15.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要片。A.3B. 4C. 5D. 1016.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用个触发器。A. 2B. 3C.4D.10二、判断题(正确打√,错误的打×)1.同步时序电路由组合电路和存储器两部分组成。()2.组合电路不含有记忆功能的器件。()3.时序电路不含有记忆功能的器件。()4.同步时序电路具有统一的时钟CP控制。()5.异步时序电路的各级触发器类型不同。()6.环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。()7.环形计数器如果不作自启动修改,则总有孤立状态存在。()8.计数器的模是指构成计数器的触发器的个数。()9.计数器的模是指对输入的计数脉冲的个数。()10.D触发器的特征方程Qn+1=D,而与Q"无关,所以,D触发器不是时序电路。()11.在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。()12.把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。()13,同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。()14:利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。()三、填空题寄存器和寄存器。1.寄存器按照功能不同可分为两类:
1 3.某移位寄存器的时钟脉冲频率为 100KH Z ,欲将存放在该寄存器中的数左移 8 位,完成该操作需要 时间。 A . 1 0μ S B .80μ S C .100μ S D .800ms 14.若 用 J K 触发器来实现特性方程为 Q AQ AB n 1 n = + + , 则 J K 端的方程为 。 A . J=AB, K = A + B B . J=AB, K = AB C . J = A + B , K = A B D . J = AB , K=AB 15.要产生 10 个顺序脉冲,若用四位双向移位寄存器 CT74LS194 来实现,需要 片。 A . 3 B . 4 C . 5 D . 1 0 1 6.若要设计一个脉冲序列为 1101001110 的序列脉冲发生器,应选用 个 触 发器。 A . 2 B . 3 C . 4 D . 1 0 二、判断题(正确打√,错误的打×) 1.同步时序电路由组合电路和存储器两部分组成。( ) 2.组合电路不含有记忆功能的器件。( ) 3.时序电路不含有记忆功能的器件。( ) 4.同步时序电路具有统一的时钟 CP 控制。( ) 5.异步时序电路的各级触发器类型不同。( ) 6.环形计数器在每个时钟脉冲 CP 作用时,仅有一位触发器发生状态更新。( ) 7.环形计数器如果不作自启动修改,则总有孤立状态存在。( ) 8.计数器的模是指构成计数器的触发器的个数。( ) 9.计数器的模是指对输入的计数脉冲的个数。( ) 10.D 触发器的特征方程 Q n + 1 = D,而与 Q n 无关,所以, D 触 发 器 不 是 时 序 电 路 。( ) 1 1.在同步时序电路的设计中,若最简状态表中的状态数为 2 N,而又是用 N 级 触 发 器 来 实 现 其 电 路 , 则 不 需 检 查 电 路 的 自 启 动 性 。( ) 12.把一个 5 进制计数器与一个 1 0 进制计数器串 联可得到 1 5 进 制 计 数 器 。( ) 1 3.同 步 二 进 制 计 数 器 的 电 路 比 异 步 二 进 制 计 数 器 复 杂 ,所 以 实 际 应 用 中 较 少 使 用 同 步 二 进 制 计 数 器 。( ) 1 4.利用反馈归零法获得 N 进制计数器时,若为异步置零方式,则状态 S N 只 是 短暂的过渡状态,不能稳定而是立刻变为 0 状 态 。( ) 三、填空题 1.寄存器按照功能不同可分为两类: 寄存器和 寄存器
2.数字电路按照是否有记忆功能通常可分为两类:3.由四位移位寄存器构成的顺序脉冲发生器可产生个顺序脉冲。4.时序逻辑电路按照其触发器是否有统一的时钟控制分为为时序电路和时序电路
2.数字电路按照是否有记忆功能通常可分为两类: 、 。 3.由四位移位寄存器构成的顺序脉冲发生器可产生 个顺序脉冲。 4.时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路