6.7数字锁相环路 数字锁相环路( Digital Phase- Locked Loop) 简记为DPL 数字锁相环路的方框图如图6.7.1所示。 男 学习工学 输入信号 抽样相位 数字 数字控制 检测器 虑波器 振荡器 图671数字锁相环路的组成 6.7
6.7※ 数字锁相环路 数字锁相环路(Digital Phase-Locked Loop), 简记为DPLL。 图6.7.1 数字锁相环路的组成 6.7 数字锁相环路的方框图如图6.7.1所示
6.7.1数字锁相环路的基本部件 一、抽样相位检测器 抽样相位检测器的种类很多,如触发器相位检测器、 奈奎斯特速率抽样相位检测器、零交叉相位检测器和超 前—滞后相位检测器等。 科学与工性学院 图6.7.2(a)所示为一种零交叉相位检测器的方 框图。电路组成:带通滤波器BPF和A/D转换器。 6.7.1
6.7.1 数字锁相环路的基本部件 抽样相位检测器的种类很多,如触发器相位检测器、 奈奎斯特速率抽样相位检测器、零交叉相位检测器和超 前——滞后相位检测器等。 6.7.1 一、抽样相位检测器 图6.7.2(a)所示为一种零交叉相位检测器的方 框图。电路组成:带通滤波器BPF和A/D转换器
设输入信号为一单 (nT0) BPF A/D 频率正弦信号 (n) U, (t=m sin ot (0) 经带通滤浪器滤除无用信号 后.送给A/D转换器。在A n2) 男 /D转换器中,用数控振荡器 u(n70) 输出的脉冲信号对输入信号 方抽样,并转换成二进制数字 (n20) 信号输出,图672(b)是画 这种电路的工作波形示意图。 图672零交叉相位检测器的方框图 和工作波形示意图
设输入信号为一单 频率正弦信号 0 ( ) sin i im i t V t = 经带通滤波器滤除无用信号 后.送给A/D转换器。在A /D转换器中,用数控振荡器 输出的脉冲信号对输入信号 抽样,并转换成二进制数字 信号输出。图6.7.2(b)是 这种电路的工作波形示意图
其中,U()为输入信号,u(n)为数控振荡器输出 脉冲序列,(m7)为抽样信号d(n7)表示检测器输出 的数字信号。 男 为了分析方便,将输入信号的相位变换成以输出信 学习工学 号相位o为参考点的形式,即 U (t=m sina t +0(t) 式中,a()=(C0-0n) 6.7.1
的数字信号。 为了分析方便,将输入信号的相位变换成以输出信 号相位 o t 为参考点的形式,即 1 ( ) sin[ ( )] i im o t V t t = + 式中, 1 0 ( ) ( ) i o t t = − 6.7.1 ( ) i t 为输入信号, 0 ( ) o 其中, nT 为数控振荡器输出 脉冲序列, 0 ( ) s nT 为抽样信号, 0 ( ) DQ nT 表示检测器输出
这样,在每个抽样脉冲出 u() Uno(nlo) BPF A/D 现时,所取得的抽样值为 n2) D (nlo)=vm sina nl+e,nto) () Vim sin(e, (nlo) a,因为假定抽样脉冲序列初相为零,x 男 所以a(m河以用m时刻输入信号 与输出信号之间的相差p(n1 表示,故抽样值可表示为 Uo(nto) ll u(nlo)=vm sino(nlo) 图672零交叉相位检测器的方框图 和工作波形示意图
这样,在每个抽样脉冲出 现时,所取得的抽样值为 0 0 1 0 1 0 ( ) sin[ ( )] sin[ ( )] s im o im nT V nT nT V nT = + = 因为假定抽样脉冲序列初相为零, 与输出信号之间的相差 0 ( ) nT 表示,故抽样值可表示为 0 0 ( ) sin[ ( )] s im nT V nT = 1 0 ( ) nT 可以用 0 所以 nT 时刻输入信号