第5章处理器总线时序和条统总线 第五章处理器总线时序 和系统总线
燕 山 大 学 电 气 工 程 学 院 自 动 化 教 研 室 第5章 处理器总线时序和系统总线 第五章 处理器总线时序 和系统总线
第5章处理器总线时序和条统总线 5.1处理器总线 引脚的记忆方法 对引脚按数据、地址、控制三大功能归 类 按引脚英文名称记忆引脚功能; ·在不同组态的应用中记忆;
燕 山 大 学 电 气 工 程 学 院 自 动 化 教 研 室 第5章 处理器总线时序和系统总线 5.1 处理器总线 引脚的记忆方法 •对引脚按数据、地址、控制三大功能归 类; •按引脚英文名称记忆引脚功能; •在不同组态的应用中记忆;
第5章处理器总线时序和条统总线 8086引脚 引脚信号排列图 8086 8088 GND-O I 40 ⊙A/S OAi/ oAi8/Ss AD o—A/So 680866 ADs-8 CPU 300ILDA AD o—-M AD2⊙ ODT/ o—DEN O INT INTR-O OL TEST CLK-O O— READY GND-O20 21 RESET
燕山大学电气工程学院自动化教研室 第 5 章 处理器总线时序和系统总线 8086引脚
第5章处理器总线时序和条统总线 8086的引脚 (1)地址/数据总线AD15~AD0(双向、三态) (2)地址/状态线A19/S6A16/S3(输出、三 态) (3)控制总线 最大组态主要由总线控制器8288形成。 (4)电源线V和地线GND 当3脚(MM接+5时,CP处于最小工作方 式 留当33脚(MNM)接地时,CPu处于最大工作方式
燕 山 大 学 电 气 工 程 学 院 自 动 化 教 研 室 第5章 处理器总线时序和系统总线 (1)地址/数据总线AD15~AD0(双向、三态) (2)地址/状态线A19/S6~A16/S3(输出、三 态) (3)控制总线 最大组态主要由总线控制器8288形成。 (4)电源线VCC和地线GND 8086的引脚 当33脚(MN/MX)接+5V时,CPU处于最小工作方 式。 当33脚(MN/MX)接地时,CPU处于最大工作方式
第5章处理器总线时序和条统总线 5.1.18086微处理器的引脚功能 因1、8086的两种组态 图>最小组态 用于单个微处理器组成的系统,由8086产生系统 所需的全部控制信号。 动>最大组态 國用于多处理器系统中,8086不直接提供控制信号
燕 山 大 学 电 气 工 程 学 院 自 动 化 教 研 室 第5章 处理器总线时序和系统总线 ➢最小组态 用于单个微处理器组成的系统,由8086产生系统 所需的全部控制信号。 ➢最大组态 用于多处理器系统中,8086不直接提供控制信号 。 5.1.1 8086微处理器的引脚功能 1、 8086的两种组态