()NMOS与或非门 >NMOS与或非门电路如图2-29所示。 DD 工作原理: 01010100 A=B=1 10010101 F=0 00101010 F C=D=1 01010010 1001001 1001010 0010100 B D
⑷NMOS 与或非门 VDD T5 T1 F A T3 C T2 B T4 D ➢NMOS 与或非门电路如图2-29所示。 ➢工作原理: A=B=1 C=D=1 F=0
(4)NMOS与或非门 工作原理: >当两组输入(、B和C DD D)中都有低电平时, 01010100 则每组串联的工作管中 10010101 必有相应的工作管截止, 00101010 F则F=1 01010010 d>电路的输出与输入之间 1001001 为与或非逻辑关系,目 1001010 F=AB+CD 0010100 B D
⑷NMOS 与或非门 VDD T5 T1 F A T3 C T2 B T4 D F = AB +CD ➢工作原理: ➢当两组输入(A、B和C、 D)中都有低电平时, 则每组串联的工作管中 必有相应的工作管截止, 则F=1。 ➢电路的输出与输入之间 为与或非逻辑关系,即
5NMOS异或门大学 图230是NMOS异或门。 同或门 ♀非门 01010100 10010101 00101010氵 T4 01010010: ::::::: DD F 10010101 0010141 B 图230NMOS异或、B
⑸NMOS异或门 VDD T3 T1 A F 图 2-30NMOS异或门 T2 B T4 T5 F1 B F T1 T2 T3 VDD A T4 T5 F1 ➢图2-30是NMOS异或门。 同或门 非门
5NMOS异或门大学 >图230是NMOS异或门。>路的导输 惑酈彧逻猁券 01010100 1电踢鄘截止和 10010101 高有平表重 绠F1为低电平 00101010 TF为高电4。8 01010010 DD F 10010101 00101()1 B 图230NMOS异或、B
⑸NMOS异或门 VDD T3 T1 A F 图 2-30NMOS异或门 T2 B T4 T5 F1 B F T1 T2 T3 VDD A T4 T5 F1 ➢图2-30是NMOS异或门。 A B F AB AB = = + ➢ 当A、B都为高电平 或都为低电平时, T1、T2都截止,F1 为高电平,F为低电 平; ➢ 当A、B中有一个为 高电平而另一个为 低电平时,T1和T2 中必有一个管导通, 致使F1为低电平, F为高电平。 ➢ 电路的输出与输入 之间为异或逻辑关 系,即
(6)NMOS三态门 图2-31所示电路为NMOS三态门 控制端 转时 0 两门 1001016 E 00101010 01010010 F 时 衡痛截低电平 10010010 路喻截是现路 10010101 T1 00101 数据输入端 电路具有左态输出 xNs三态门功能。99
⑹NMOS三态门 ➢图2-31所示电路为NMOS三态门。 VDD T2 T1 F A 图 2- 31 NMOS三态门 E ≥1 ≥1 G2 G1 数据输入端 控制端 输出端 ➢当E为高电平时, 两个或非门G1、 G2输出均为低 电平,致使T1、 T2管都截止, 电路输出F呈现 高阻状态; ➢ 若E为低电平时,两 个或非门G1、G2都 起非门作用,若A为 低电平时,或非门 G1输出为高电平, 使T1管导通,同时 使G2输出为低电平, 使T2管截止,电路 输 出 为 低 电 平 , F=A。 ➢ 电路具有三态输出 功能