(2)NMOS与非门 具有两个输入端的NMOs与非门电路如图2-27所 小 DD >当输入A、B中 01010100 T2有一个为低电平时, 10010101 F则串联的两个工作 00101010 F 管T1、T2中必有十 01010010 个截止,则使电路 1Q4b00 口 输出为高电平 B T 10010101 …>电路的输出与 00101001 输入之间 与非 B 图2-27NMOS与非门 F=AB逻辑关系即
⑵NMOS与非门 ➢ 具有两个输入端的NMOS 与非门电路如图2-27所 示。 VDD T3 T2 F A 图 2-27 NMOS与非门 T1 B A B VDD F T1 T2 T3 ➢当输入A、B中 有一个为低电平时, 则串联的两个工作 管T1、T2中必有一 个截止,则使电路 输出为高电平。 ➢电路的输出与 输入之间为与非 逻辑关系,即 F = AB
(3)NMOS或非门 >NMOs或非门电路如图2-28所示。 DD 01010100 DD 10010101 00101010 F F 01010010 10010010 10010101 T Ac Bo A B doest 0101000 图2-28NMOs或非门一
⑶NMOS或非门 VDD T3 T1 F A 图 2-28NMOS或非门 T2 B ➢NMOS 或非门电路如图2-28所示。 B F T1 T2 T3 VDD A
(3)NMOS或非门 大学 工作原理 >因为两个工作管T DD T2相并联,所以只要 01010100 输入A、B中有一个 10010101 00101010 F 为高电平时,则相应f 01010010 的工作管必导通,使 10010010-3- 电路的输出为低电平 14 Bo 00101001 0101000
⑶NMOS或非门 B F T1 T2 T3 VDD A ➢因为两个工作管T1、 T2相并联,所以只要 输入A、B中有一个 为高电平时,则相应 的工作管必导通,使 电路的输出为低电平; ➢工作原理
(3)NMOS或非门 大学 工作原理 只有输入A、B中都 为低电平时,则并 DD 01010100 联的两个工作管 10010101 T,都截止,则使电 00101010 F 路输出为高电平。f 01010010 电路的输出与输入 10010010-- 之间为或非逻辑关 14 Bo 系,即 00101001 0101000 F=AtB
⑶NMOS或非门 B F T1 T2 T3 VDD A ➢工作原理 F = A+ B ➢只有输入A、B中都 为低电平时,则并 联的两个工作管T1、 T2都截止,则使电 路输出为高电平。 ➢电路的输出与输入 之间为或非逻辑关 系,即
()NMOS与或非门 >NMOS与或非门电路如图2-29所示。 DD 工作原理: 01010100 A=B=1F=0 10010101 00101010 F 01010010 1001001 100101019 0010100 B D
⑷NMOS 与或非门 VDD T5 T1 F A T3 C T2 B T4 D ➢NMOS 与或非门电路如图2-29所示。 ➢工作原理: A=B=1 F=0