可编程逻辑器件一时序逻辑电路
可编程逻辑器件 —时序逻辑电路
实验目的(1)了解时序逻辑电路的设计方法(2)掌握集成计数器的级联方法(3)掌握Quartus Ⅱ软件中使用文本输入法和原理图输入法进行电路设计和仿真
实验目的 (1)了解时序逻辑电路的设计方法 (2)掌握集成计数器的级联方法 (3)掌握Quartus II软件中使用文本输入法和 原理图输入法进行电路设计和仿真
预习要求(1)熟悉中规模集成芯片74161的引脚排列和逻辑功能(2)熟悉可编程时序逻辑设计的基本方法
预习要求 (1)熟悉中规模集成芯片74161的引脚排列和 逻辑功能 (2)熟悉可编程时序逻辑设计的基本方法
实验内容利用VHDL语言编程实现60进制计数器的时序逻辑功能,进行软件仿真和硬件测试
实验内容 利用VHDL语言编程实现60进制计数器的时序 逻辑功能,进行软件仿真和硬件测试
报告要求1)VHDL描述74161的程序2)仿真波形
报告要求 1)VHDL描述74161的程序 2)仿真波形