4.2半导体读写存储器 双极型RAM ■半导体RAM 动态RAM MOS型RAM 静态RAM
4.2 半导体读写存储器 ■ 半导体RAM 双极型RAM MOS型RAM 静态RAM 动态RAM
42.2半导体RAM芯片 1.静态MOS存储器芯片 Ⅹ 64X64 有:码:器 存储矩阵 器/器 输出 I/O电路 输出驱动 (1)芯片组成: 存储体 Y译码器 「控制电路 输入 读写电路 地址寄存器 地址译码 读/写 片选 控制电路 图48静态 MOS RAM芯片结构图
4.2.2 半导体RAM芯片 地 址 寄 存 器 X 译 码 器 驱 动 器 I/O电路 Y译码器 地址寄存器 输出驱动 控制电路 输出 输入 读/写 片选 0 1 63 8 1 64X64 存储矩阵 0 1 63 A6 A7 A11 图4.8 静态MOS RAM芯片结构图 ... ... ... A0 A1 A5 ... ... ... ... ... ... 1. 静态MOS存储器芯片 • 存储体 • 读写电路 • 地址译码 • 控制电路 (1)芯片组成:
①存储体(存储矩阵) 存储体是存储单元的集合。在容量较大的 存储器中往往把各个字的同一位组织在 个集成片中; 图48中的芯片是409641位,由这样的8个芯片可组成 4096字节的存储器。 4096个存储单元排成64*64的矩阵。由X选择线(行 选择线)和Y选择线(列选择线)来选择所需用的单 元
① 存储体(存储矩阵) • 存储体是存储单元的集合。在容量较大的 存储器中往往把各个字的同一位组织在一 个集成片中; • 4096个存储单元排成64*64的矩阵。由X选择线(行 选择线)和Y选择线(列选择线)来选择所需用的单 元。 • 图4.8中的芯片是4096*1位,由这样的8个芯片可组成 4096字节的存储器
②地址译码器 地址译码器把用二进制表示的地址转换 为译码输入线上的高电位,以便驱动相应 的读写电路。 ▲两种地址译码方式: 种是单译码方式,适用于小容量存储器 ⊙地址译码器只有一个,其输出叫字选线,选择某个 字的所有位。 ⊙地址输入线n=4,经地址译码器译码后,产生16个字 选线,分别对应16个地址
▲ 两种地址译码方式: • 一种是单译码方式,适用于小容量存储器; ② 地址译码器 • 地址译码器把用二进制表示的地址转换 为译码输入线上的高电位,以便驱动相应 的读写电路。 ☉地址译码器只有一个,其输出叫字选线,选择某个 字的所有位。 ☉地址输入线n=4,经地址译码器译码后,产生16个字 选线,分别对应16个地址
另一种是双译码方式,适用于容量较大 的存储器。 ⊙地址译码器分为X和Y两个译码器。每 个译码器有m2个输入端,可以译出2m2个 状态,两译码器交叉译码的结果,可产生 2n×2m个输出状态。 图49是采用双译码结构的4096×1的存储单元矩阵; 对4096个单元选址,需要12根地址线:A0A1
• 另一种是双译码方式,适用于容量较大 的存储器。 ☉地址译码器分为X和Y两个译码器。每一 个译码器有n/2个输入端,可以译出2 n/2个 状态,两译码器交叉译码的结果,可产生 2 n/2 × 2 n/2 个输出状态。 ☉图4.9是采用双译码结构的4096×1的存储单元矩阵; 对4096个单元选址,需要12根地址线:A0—A11