74194:四位通用集成移位寄存器 四个下跳沿SR触发器构成电路图见P238 控制端: cr:异步清零端;Cr=0,输出全为零; CP:移位时钟输入端 S1S0:控制方式选择。00:动态保持,01:右移, 10:左移,11:并行送数 D:右移串行输入端; D1:左移串行输入端 Q0Q3:并行输出
74194:四位通用集成移位寄存器 四个下跳沿SR触发器构成 电路图见P238 控制端: Cr : 异步清零端; Cr = 0, 输出全为零; CP:移位时钟输入端; S1S0:控制方式选择。 00:动态保持,01:右移, 10:左移,11:并行送数 DR:右移串行输入端; DL:左移串行输入端; Q0~Q3:并行输出
功能描述: Cr=0清零随时发生,不需CP同步 静态保持:CP=0,触发器状态不发生任何变化; 控制方式选择:S1S0(四种逻辑功能) 与或及与或非两个输出(互非)分别接至S、R输入端
功能描述: Cr = 0 清零随时发生,不需CP同步; 静态保持:CP=0,触发器状态不发生任何变化; 控制方式选择:S1S0(四种逻辑功能) 与或及与或非两个输出(互非)分别接至S、R输入端
D并行数据输入端 D,左移串行输入 右移串行输入 ≥1 S1S0=00 FF 1S C1 Q 1R R SIS=Io CP R 第(27)页
S1S0=00 & ≥ 1 1 1 1 1 S1 S2 CP R D 1S 1R R C1 1 FF Q S1S0=11 S1S0=01 S1S0=10 DR 右移串行输入 DL左移串行输入 D并行数据输入端 第(27)页
74194:四位通用集成移位寄存器 四个下跳沿SR触发器构成电路图见P238 控制端: cr:异步清零端;Cr=0,输出全为零; CP:移位时钟输入端 S1S0:控制方式选择。00:动态保持,01:右移, 10:左移,11:并行送数 D:右移串行输入端; D1:左移串行输入端 Q0Q3:并行输出
74194:四位通用集成移位寄存器 四个下跳沿SR触发器构成 电路图见P238 控制端: Cr : 异步清零端; Cr = 0, 输出全为零; CP:移位时钟输入端; S1S0:控制方式选择。 00:动态保持,01:右移, 10:左移,11:并行送数 DR:右移串行输入端; DL:左移串行输入端; Q0~Q3:并行输出
功能描述: Cr=0清零随时发生,不需CP同步 静态保持:CP=0,触发器状态不发生任何变化; 控制方式选择:S1S0(四种逻辑功能) 与或及与或非两个输出(互非)分别接至S、R输入端
功能描述: Cr = 0 清零随时发生,不需CP同步; 静态保持:CP=0,触发器状态不发生任何变化; 控制方式选择:S1S0(四种逻辑功能) 与或及与或非两个输出(互非)分别接至S、R输入端