第21章触发景和肘序逻辑电路 §211双稳态触发器 §212寄存器 §213计数器 △§214时序逻辑电路的分析 §215555定时器及其应用 ※§216应用举例
第21章触发滁和附序逻辑电路2 本章要求 1.掌握R-S、J-K、D触发器的逻辑功能及 不同结构触发器的动作特点。 2.掌握寄存器、移位寄存器、二进制计数器、 十进制计数器的逻辑功能,会分析时序逻辑 电路。 3学会使用本章所介绍的各种集成电路。 4.了解集成定时器及由它组成的单稳态触发器 和多诸振荡器的工作原理
触发
时序逻辑电路的特点: 电路的输出状态不仅取决于当时的输入信号, 而且与电路原来的状态有关,当输入信号消失后 电路状态仍维持不变。这种具有存贮记忆功能的 电路称为时序逻辑电路。 下面介绍双稳态触发器,它是构成时序电路 的基本逻辑单元。 令令令令令令令令令令令令令令令令令争令争令令令令令令令令令争令争争
原来的状态 下面介绍
s211双稳态触发暴1 2111R-S触发器 2112主从/一K触发器 2113维持阻塞D触发器 2114触发器逻辑功能转换
211双狼态触发暴2 双稳态触发器: 是一种具有记忆功能的逻辑单元电路,它能储存 位二进制码 特点: 1、有两个稳定状态“0态和“1”态; 2、能根据输入信号将触发器置成“0或“1态 3、输入信号消失后,被置成的“0”或“1”态能 保存下来,即具有记忆功能
“0” 和“1”态; 2、 ; “0”或“1