规则2 逻辑图内部连线的两端,同时加上或删去逻辑非符 号,则逻辑图的功能不变。 B & B F 安逻辑与数安统 >1 >1 b D D
规则2: ≥1 & & A B C D F ≥1 & & A B C D F 逻辑图内部连线的两端,同时加上或删去逻辑非符 号,则逻辑图的功能不变
规则3: 单个逻辑非符号在内部连线两端移动时逻辑图的功 能不变。 & B & B F F & 安逻辑与数安统 D >1 D
规则3: & & ≥1 A B C D F & & ≥1 A B C D F 单个逻辑非符号在内部连线两端移动时逻辑图的功 能不变
规则4 若一个门的输入输出端同时加上或删去逻辑非符号, 或输入、输出信号有效级同时取反,且门的符号“与” 或”互变时,则得到的新的逻辑图的功能不变。 F B 安逻辑与数安统 F B /A F /B
规则4: & A B F ≥1 /A /B /F ≥1 A B F 若一个门的输入输出端同时加上或删去逻辑非符号, 或输入、输出信号有效级同时取反,且门的符号“与”、 “或”互变时,则得到的新的逻辑图的功能不变
变换的最终目标 变换后的结果应满足下列规定 (1)器件的 输出信号有效级 应与对应的输出引端的有效级一致 即输出端有逻辑非符号,输出信号为低有效,否则为 高有效。 安逻辑与数安统 如前面四个变换规则所示: 若与门的输出端无逻辑非符号,则F为高有效; 与门的输出端有逻辑非符号,则/F为低有效
变换的最终目标 变换后的结果应满足下列规定 如前面四个变换规则所示: 若与门的输出端无逻辑非符号,则F为高有效; 与门的输出端有逻辑非符号,则/F为低有效。 ⑴ 器件的 输出信号有效级 应 与 对应的 输出引端的有效级 一致。 即输出端有逻辑非符号,输出信号为低有效,否则为 高有效
(2)当 输入信号有效级 与其对应的输入端有效级 致时, 当该信号有效时,则器件内部逻辑功能有效 即输入端有逻辑非符号,输入信号为低有效, 否则输入端没有逻辑非符号,输入信号为高有效 如:下图所示 选择输入信号SEL连接到与非门①的输入端(无逻辑非 符号),则选择DATA=A时的SEL是高有效 SEL还连接到非门②的输入端(有逻辑非符号),则选择 DATA=B时的SEL是低有效 即输出数据信号DATA & 如下: SEL ASEL >l: DATA A当SEL=1 DATA & B当SEL=0 B BSEL
SEL DATA BSEL A B & 1 & ① ② ASEL ≥1 即 输入端有逻辑非符号,输入信号为低有效, 否则 输入端没有逻辑非符号,输入信号为高有效。 如:下图所示: ⑵ 当 输入信号有效级 与其 对应的 输入端有效级 一致时, 当该信号有效时,则器件内部逻辑功能有效。 DATA{= A 当SEL = 1 B 当SEL = 0 选择输入信号SEL连接到与非门①的输入端(无逻辑非 符号),则选择DATA=A时的SEL是高有效; SEL还连接到非门②的输入端(有逻辑非符号),则选择 DATA= B时的SEL是低有效。 即输出数据信号DATA 如下: