VHDL的特点 Ⅰ、VHDL具有强大的功能,覆盖面广,描述能力强。 VHDL支持门级电路的描述,也支持以寄存器、存贮 器、总线及运算单元等构成的寄存器传输级电路的 描述,还支持以行为算法和结构的混合描述为对象 的系统级电路的描述。 2、ⅤHDL有良好的可读性。它可以被计算机接受, 也容易被读者理解。用ⅤHDL书写的源文件,既是 程序又是文档,既是工程技术人员之间交换信息 的文件,又可作为合同签约者之间的文件。 2021/2/23 囚区
2021/2/23 31 VHDL的特点 1、VHDL具有强大的功能,覆盖面广,描述能力强。 VHDL支持门级电路的描述,也支持以寄存器、存贮 器、总线及运算单元等构成的寄存器传输级电路的 描述,还支持以行为算法和结构的混合描述为对象 的系统级电路的描述。 2、VHDL有良好的可读性。它可以被计算机接受, 也容易被读者理解。用VHDL书写的源文件,既是 程序又是文档,既是工程技术人员之间交换信息 的文件,又可作为合同签约者之间的文件
3、VHDL具有良好的可移植性。作为一种已被 IEEE承认的工业标准,VHDL事实上已成为通用 的硬件描述语言,可以在各种不同的设计环境和 系统平台中使用。 4、使用VHDL可以延长设计的生命周期。用ⅴHDL 描述的硬件电路与工艺无关,不会因工艺而是描述 过时。与工艺有关的参数可以通过ⅤHDL提供的属 性加以描述,工艺改变时,只需要修改相应程序中 属性参数即可 2021/2/23 囚区
2021/2/23 32 3、VHDL具有良好的可移植性。作为一种已被 IEEE承认的工业标准,VHDL事实上已成为通用 的硬件描述语言,可以在各种不同的设计环境和 系统平台中使用。 4、使用VHDL可以延长设计的生命周期。用VHDL 描述的硬件电路与工艺无关,不会因工艺而是描述 过时。与工艺有关的参数可以通过VHDL提供的属 性加以描述,工艺改变时,只需要修改相应程序中 属性参数即可
5、VHDL支持对大规模设计的分解和已有设计的再 利用。VHDL可以描述复杂的电路系统,支持对大 规模设计的分解,由多人、多项目组来共同承担和 完成。标准化的规则和风格,为设计的再利用提供 了有力的支持。 6、VHDL有利于保护知识产权。用ⅤHDL设计的专 用集成电路(ASIC),在设计文件下载到集成电路 时可以采用一定保密措施,使其不易被破译和窃取。 2021/2/23 囚区
2021/2/23 33 5、VHDL支持对大规模设计的分解和已有设计的再 利用。VHDL可以描述复杂的电路系统,支持对大 规模设计的分解,由多人、多项目组来共同承担和 完成。标准化的规则和风格,为设计的再利用提供 了有力的支持。 6、VHDL有利于保护知识产权。用VHDL设计的专 用集成电路(ASIC),在设计文件下载到集成电路 时可以采用一定保密措施,使其不易被破译和窃取
用VH实现数字电路设计的过程 编辑源程序 时序仿真 编译设计文件 编程下载 功能仿真 目标芯片 逻辑综合 设件调试 2021/2/23 34
2021/2/23 34 用VHDL实现数字电路设计的过程 编辑源程序 编译设计文件 功能仿真 逻辑综合 时序仿真 编程下载 设件调试 目标芯片
1.3.2 Verilog HDL erilog hdl也是目前应用最为广泛的硬件描述 语言,并被IEE采纳为IEE#1064-1995标准 erilog hdl可以用来进行各种层次的逻辑设计,也 可以进行数字系统的逻辑综合、仿真验证和时序分 析。 Verilog hdl适合算法级( Algorithm)、寄存器 传输级(RTL)逻辑级( Logic)、门级(Gate)和 版图级( Layout)等各个层次的电路设计和描述。 2021/2/23 囚区 35
2021/2/23 35 1.3.2 Verilog HDL Verilog HDL也是目前应用最为广泛的硬件描述 语言,并被IEEE采纳为IEEE#1064-1995标准。 Verilog HDL可以用来进行各种层次的逻辑设计,也 可以进行数字系统的逻辑综合、仿真验证和时序分 析。Verilog HDL适合算法级(Algorithm)、寄存器 传输级(RTL)逻辑级(Logic)、门级(Gate)和 版图级(Layout)等各个层次的电路设计和描述