7.1 555定时器的工作原理 7.2 555定时器的典型应用电路
文件格式: PPT大小: 1.38MB页数: 19
6.1 时序电路的分析 6.2 同步时序电路的设计 6.3 计数器 6.4 寄存器与移位寄存器
文件格式: PPT大小: 3.98MB页数: 112
5.1 时序电路概述 5.2 基本触发器 5.3 集成触发器 5.4 时序图的绘制
文件格式: PPT大小: 1.37MB页数: 56
4.1组合逻辑电路的分析 4.2组合逻辑电路的设计 4.3常用中规模组合逻辑部件的原理和应用 4.4组合逻辑电路中的竞争与冒险
文件格式: PPT大小: 3.32MB页数: 113
3.1 逻辑代数及运算规则 3.4 多输出函数的化简 3.2 逻辑函数的表示法及化简举例 3.3 卡诺图
文件格式: PPT大小: 1.23MB页数: 72
2.1 基本逻辑关系及复合逻辑关系 2.2 TTL与非门 2.3 其它类型的TTL门电路
文件格式: PPT大小: 1.26MB页数: 63
1.1 数字电路的基础知识 1.1.2 数制 1.1.1 数字信号和模拟信号 1.1.3 二进制代码
文件格式: PPT大小: 486.5KB页数: 20
1.1 数制与BCD码 1.1.1 常用数制 1.1.2 几种简单的编码 1.2 逻辑代数基础 1.2.1 基本逻辑运算 1.2.2 复合逻辑运算 1.2.3 逻辑电平及正、负逻辑 1.2.6 逻辑函数的化简 1.2.5 逻辑函数的标准形式 1.2.4 基本定律和规则
文件格式: PPT大小: 1.04MB页数: 97
6.1 存储器 6.1.1 ROM (Read-Only Memory) 6.1.2 随机存取存储器 (RAM) 6.2 可编程逻辑器件(PLD) 6.2.1 可编程阵列逻辑(PAL) 6.2.2 通用阵列逻辑(GAL) 6.2.3 PLD的开发过程 6.3 VHDL语言 6.3.1 VHDL基本结构与语法 6.3.1.1 VHDL的组成 6.3.1.2 实体(Entity) 6.3.1.3 结构体 (Architecture) 6.3.1.4 程序包 (Package) 与 USE 语句 6.3.1.5 库 (Library) 6.3.1.6 VHDL运算符 6.3.1.7 数据对象 6.3.1.8 VHDL常用语句 6.3.1.9 元件及元件例化 6.3.1.10 配置 (configuration) 6.3.1.11 子程序 6.3.1.12 其他:属性、时钟的表示 6.3.1.13 VHDL的模板 6.3.1.14 常见错误 6.3.1.15 保留字
文件格式: PPT大小: 1.25MB页数: 141
7.1 555集成定时器 7.1.1 5G555定时器的电路结构 7.1.2 定时器的逻辑功能 7.2 施密特触发器 7.2.1 用555定时器构成施密特触发器 7.2.2 集成施密特触发器 7.2.3 施密特触发器的应用 7.3 单稳态触发器 7.3.1 由555定时器构成的单稳态触发器 7.3.2 用施密特触发器构成单稳态触发器 7.3.3 集成单稳态触发器 7.3.4 单稳态触发器的应用 7.4 多谐振荡器 7.4.1 用555定时器构成多谐振荡器 7.4.2 用施密特触发器构成多谐振荡器 7.4.3 石英晶体多谐振荡器
文件格式: PPT大小: 516.5KB页数: 30
©2025 mall.hezhiquan.com 和泉文库
帮助反馈侵权