用ROM实现逻辑函数时,地址译码器的每个输出都为一条字 线,不能减少。输出函数为标准的与或表达式。 为减小芯片面积,简化译码器,使输出函数为最简的与或表达式,采用PLA。例1的PLA形式
文件格式: PPT大小: 172.5KB页数: 7
5.1概述 5.1.1 MOS管的基本特性 5.1.2CMOS逻辑电路 5.2半导体存储器 5.2.1随机存取存储器 5.2.2只读存储器 5.3可编逻辑器件 5.3.1可编程逻辑阵列 5.3.2可编程阵列逻辑 5.3.3其它可编程逻辑器件
文件格式: PPT大小: 220KB页数: 17
可采用与同步时序电路设计的方法,应注意时钟脉冲的选取 例用D触发器设计x1
文件格式: PPT大小: 288.5KB页数: 14
例1设计判断输入序列为101的检测器。输入为x,输 出为z。对输入序列每三位进行一次判决:若三位代 码是101,则对应其最后一个1时,输出z为1;其它 情况z为0
文件格式: PPT大小: 289KB页数: 17
分析清楚时序电路的输入条件和输出条件,确定有多少种 输入信息的历史情况,由相应的电路状态记忆,从而确定 原始状态图的状态数 把每一个状态作为电路当时所处的现在状态,根据设计要 求和各种可能的输入情况,确定该时刻的现在的输出和下 一时刻电路的下一个状态,画出状态转换线,注明输入和 输出,完成原始状态图。可多设几个状态,不要发生遗漏 和错误
文件格式: PPT大小: 500KB页数: 27
N进制计数器是指计数器的状态每经N个计数脉冲循环一 次,即输入N个计数脉冲,计数器给出一个(进位)输出 脉冲。故可作为分频比为N的分频器使用
文件格式: PPT大小: 606.5KB页数: 33
4.1概述 4.1.1时序逻辑电路的分类 4.1.2时序逻辑电路的分析 4.2常见的时序逻辑电路
文件格式: PPT大小: 606.5KB页数: 40
输入信号为双端的情况下,JK触发器的逻辑功能最为完善。 输入信号为单端的情况下,D触发器用起来最方便
文件格式: PPT大小: 189.5KB页数: 5