一、实验目的 1、熟悉数字逻辑实验箱的结构、基本功能和使用方法。 2、掌握各种 TTL 门电路的逻辑功能
文件格式: PDF大小: 416KB页数: 45
一、实验目的 1.熟悉数字电路实验箱的结构、基本功能和使用方法。 2.掌握 TTL 集成电路的使用规则。 3.掌握 TTL 集成与非门的逻辑功能和主要参数的测试方法
文件格式: PDF大小: 37.02KB页数: 5
一、实验目的 l.掌握 CMOS 集成门电路的逻辑功能和器件的使用规则。 2.学会 CMOS 集成门电路主要参数的测试方法 二、实验原理 1.CMOS 集成电路是将 N 沟道 MOS 晶体管和 P 沟道 MOS 晶体管同时用于一个集成电路中,成为组合二种沟道 MOS 管性能的更优良的集成电路,CMOS 集成电路的
文件格式: PDF大小: 24.56KB页数: 3
1.门电路:逻辑门电路是指能够实现各种基本逻辑关系的电路, 简称“门 电路”或逻辑元件。最基本的门电路是与门、或门和非门。 2.在逻辑电路中, 逻辑事件的是与否用电路电平的高、低来表示。 若用1 代表低电平、0代表高电平,则称为正逻辑。相反为负逻辑
文件格式: PDF大小: 270.08KB页数: 19
组合逻辑电路基本单元——门电路,没有记忆功能; 时序逻辑电路基本单元——触发器,有记忆功能。 时序电路结构框图如图 5.2 所示。 时序逻辑电路由组合电路和存储电路两部分构成
文件格式: PDF大小: 164.85KB页数: 21
组合逻辑电路在任一时刻的输出信号仅仅与当时的输入信号有关;而时序逻 辑电路在任一时刻的输出信号不仅与当时的输入信号有关,而且与电路原来的状 态有关。 从结构上看,组合逻辑电路仅由若干逻辑门组成,没有存储电路,因而无记 忆能力;而时序逻辑电路除包含组合电路外,还含有存储电路,因而有记忆功能。 组合逻辑电路的基本单元是门电路;时序逻辑电路的基本单元是触发器
文件格式: PDF大小: 124.74KB页数: 15
555定时器是电子工程领域中广泛使用的一种中规模集成电路,它将模拟与 逻辑功能巧妙地组合在一起,具有结构简单、使用电压范围宽、工作速度快、定 时精度高、驱动能力强等优点。555定时器配以外部元件,可以构成多种实际应 用电路。广泛应用于产生多种波形的脉冲振荡器、检测电路、自动控制电路、家 用电器以及通信产品等电子设备中
文件格式: PDF大小: 109.77KB页数: 13
一.组合逻辑电路的特点 电路任一时刻的输出状态只决定于该时刻各输入状态的组合,而与电路的原状态无关
文件格式: PDF大小: 235.95KB页数: 22
一、 基本概念 1.数字信号的特点 数字信号在时间上和数值上均是离散的。 数字信号在电路中常表现为突变的电压或电流
文件格式: PDF大小: 175.33KB页数: 22
24.1 Junction Field-Effect Transistors JFET Biasing Transfer Characteristics. JFET Output Domai Resistance. Source Follower. Frequency and Time-Domain Response. Voltage-Variable Resistor 24.2 Bipolar Transistors Biasing the Bipolar Transistor Small-Signal Operation. A Small- Signal Equivalent Circuit.low -Frequency- Performancethe
文件格式: PDF大小: 1MB页数: 54










