Table of Contents 1绪论 2可编程逻辑器件及现场可编程门阵列 ·可编程逻辑器件的分类及现状 ·半导体存储器及其组合逻辑实现 ·可编程逻辑器件 ·现场可编程门阵列 ·基于Verilog的FPGA设计流程 ·ASIC设计与FPGA设计之间的移植 ·FPGA的安全性设计 3 数字集成电路系统设计工程 4 Verilog基础 5 数字逻辑电路的Verilog RTL建模和设计 6 数字信号处理器的算法、架构和实现 7 可测性设计 8 物理设计 9 仿真验证和时序分析 10低功耗设计 2021/1/13 ASIC Design,by Yan Bo 6
2021/1/13 ASIC Design, by Yan Bo 6 1 绪论 2 可编程逻辑器件及现场可编程门阵列 3 数字集成电路系统设计工程 4 Verilog基础 5 数字逻辑电路的Verilog RTL建模和设计 6 数字信号处理器的算法、架构和实现 7 可测性设计 8 物理设计 9 仿真验证和时序分析 10 低功耗设计 • 可编程逻辑器件的分类及现状 • 半导体存储器及其组合逻辑实现 • 可编程逻辑器件 • 现场可编程门阵列 • 基于Verilog的FPGA设计流程 • ASIC设计与FPGA设计之间的移植 • FPGA的安全性设计 Table of Contents
Table of Contents 1 绪论 2可编程逻辑器件及现场可编程门阵列 3 数字集成电路系统设计工程 ·数字集成电路设计的基本流程 需求分析和设计规格书 算法和架构设计 模块设计、RTL设计和可测性设计 综合 时序验证 后端设计 CMOS工艺选择 封装 生产测试 4 Verilog基础 集成电路产业的变革及对设计方法的影响 5 数字逻辑电路的Verilog RTL建模和设计 6 数字信号处理器的算法、架构和实现 7 可测性设计 8 物理设计 9 仿真验证和时序分析 10低功耗设计 2021/1/13 ASIC Design,by Yan Bo
2021/1/13 ASIC Design, by Yan Bo 7 • 数字集成电路设计的基本流程 • 需求分析和设计规格书 • 算法和架构设计 • 模块设计、RTL设计和可测性设计 • 综合 • 时序验证 • 后端设计 • CMOS工艺选择 • 封装 • 生产测试 • 集成电路产业的变革及对设计方法的影响 1 绪论 2 可编程逻辑器件及现场可编程门阵列 3 数字集成电路系统设计工程 4 Verilog基础 5 数字逻辑电路的Verilog RTL建模和设计 6 数字信号处理器的算法、架构和实现 7 可测性设计 8 物理设计 9 仿真验证和时序分析 10 低功耗设计 Table of Contents
Table of Contents 1 绪论 2可编程逻辑器件及现场可编程门阵列 3数字集成电路系统设计工程 4 Verilog基础 ·Verilog HDL的基本结构及描述方式 ·Verilog中的常量、变量和数据类型 ·赋值语句 ·电路功能描述方式 ·门电路的传输延时 ·数字逻辑验证和仿真 ·测试平台Testbench及仿真设计 5 数字逻辑电路的Verilog RTL建模和设计 6 数字信号处理器的算法、架构和实现 7 可测性设计 8 物理设计 9 仿真验证和时序分析 10低功耗设计 2021/1/13 ASIC Design,by Yan Bo 8
2021/1/13 ASIC Design, by Yan Bo 8 • Verilog HDL的基本结构及描述方式 • Verilog中的常量、变量和数据类型 • 赋值语句 • 电路功能描述方式 • 门电路的传输延时 • 数字逻辑验证和仿真 • 测试平台Testbench及仿真设计 1 绪论 2 可编程逻辑器件及现场可编程门阵列 3 数字集成电路系统设计工程 4 Verilog基础 5 数字逻辑电路的Verilog RTL建模和设计 6 数字信号处理器的算法、架构和实现 7 可测性设计 8 物理设计 9 仿真验证和时序分析 10 低功耗设计 Table of Contents
Table of Contents 1 绪论 2可编程逻辑器件及现场可编程门阵列 3数字集成电路系统设计工程 4 Verilog基础 5数字逻辑电路的Verilog RTL建模和设计 ·数字系统的数据通道和控制器 ·Verilog的寄存器传输级(RTL)设计流程 ·基本组合电路设计 ·基本时序电路设计 ·有限状态机设计 6 数字信号处理器的算法、架构和实现 7 可测性设计 8 物理设计 9 仿真验证和时序分析 10低功耗设计 2021/1/13 ASIC Design,by Yan Bo
2021/1/13 ASIC Design, by Yan Bo 9 1 绪论 2 可编程逻辑器件及现场可编程门阵列 3 数字集成电路系统设计工程 4 Verilog基础 5 数字逻辑电路的Verilog RTL建模和设计 6 数字信号处理器的算法、架构和实现 7 可测性设计 8 物理设计 9 仿真验证和时序分析 10 低功耗设计 • 数字系统的数据通道和控制器 • Verilog的寄存器传输级(RTL)设计流程 • 基本组合电路设计 • 基本时序电路设计 • 有限状态机设计 Table of Contents