第11章触发器和时序逻辑电路11.1双稳态触发器11.2 寄存器11.3计数器11.4555定时器11.5数/模和模/数转换器11.6存储器
第11章 触发器和时序逻辑电路 ◼ 11.1 双稳态触发器 ◼ 11.2 寄存器 ◼ 11.3 计数器 ◼ 11.4 555定时器 ◼ 11.5 数/模和模/数转换器 ◼ 11.6 存储器
11.1双稳态触发器双稳态触发器是一种具有记忆功能的逻辑单元电路,它能储存一位二进制代码。具有如下特点:1、双稳态触发器具有两种稳定状态一一"0"态和“1"态2、双稳态触发器能根据输入信号将触发器置成“0"态或“1"态双稳态触发器在输入信号消失后,以前被置成“0"或“1"的状态能够保存下来,即具有记忆功能。双稳态触发器按其逻辑功能可分为RS触发器、JK触发器和D触发器等;按其结构可分为主从触发器和边沿触发器
11.1 双稳态触发器 双稳态触发器是一种具有记忆功能的逻辑单元电路, 它能储存一位二进制代码。具有如下特点: 1、双稳态触发器具有两种稳定状态——“0”态和“1”态 2、双稳态触发器能根据输入信号将触发器置成“0”态或“1” 态3、双稳态触发器在输入信号消失后,以前被置成“0”或“1” 的状态能够保存下来,即具有记忆功能。 双稳态触发器按其逻辑功能可分为RS触发器、JK触发器 和D触发器等;按其结构可分为主从触发器和边沿触发器
11.1.1基本RS触发器基本RS触发器可由两个“与非”门电路交叉连接而成,如图11-1所示。O0&eARDP1厂图11-1基本RS触发器图11-1中,A、B为两个“与非”门,与是两个互补的输出端;和是两个输入端,中间的交叉线为反馈线
11.1.1 基本RS触发器 基本RS触发器可由两个“与非”门电路交叉连接而成,如图 11-1所示。 图11-1中,A、B为两个“与非”门,与是两个互补的输 出端;和是两个输入端,中间的交叉线为反馈线。 图11-1 基本RS触发器
图11-2为基本RS触发器的电路逻辑符号:QSrRQ图11-2基本RS触发器电路逻辑符号输出端与两者的逻辑状态在正常情况下输出信号互为相反即触发器的两种稳定状态:一种状态是,,这种状态称为置位状态(也称"1"态);另一种状态是,,这种状态称为复位状态(也称“0"态)。与两种状态相对应的输入端分别称为直接置位端(也称直接置“1"端)一一端和直接复位端(也称直接置“0端)一一端
图11-2为基本RS触发器的电路逻辑符号: 输出端与两者的逻辑状态在正常情况下输出信号互为相反, 即触发器的两种稳定状态:一种状态是,这种状态称为置位 状态(也称“1”态);另一种状态是,这种状态称为复位状 态(也称“0”态)。与两种状态相对应的输入端分别称为直接 置位端(也称直接置“1”端)——端和直接复位端(也称直接 置“0”端)——端。 Q Q D SR D 图11-2 基本RS触发器电路逻辑符号
基本RS触发器的输出端与输入端的逻辑关系为:(1)输入端,R,=0,S,=1。假设触发器的初始状态为"1态,即Q=1=0R,=0指的是在输入端R,加一个负脉冲,S,=1指在输入端S,加一个正脉冲,这时“与非”门A有一个输入端为“O"其输出端变为“1";而"与非”门B的两个输入端均为1",其输出端变为0。这种情况下,若触发器的初态为"1"态时,它会翻转为“0"态,但如果触发器的初态为"0"态,它仍然保持“0态不变
基本RS触发器的输出端与输入端的逻辑关系为: (1)输入端, RD = 0 , SD =1 。 假设触发器的初始状态为“1”态,即 Q = 1 , Q = 0 。 = 0 RD 指的是在输入端 RD 加一个负脉冲, SD =1 指在输入端 S D 加一个正脉冲,这时“与非”门A有一个输入端为“0”, 其输出端 变为“1”;而“与非”门B的两个输入端均为 “1”,其输出端 变为0。这种情况下,若触发器的初态 为“1”态时,它会翻转为“0”态,但如果触发器的初态为 “0”态,它仍然保持“0”态不变。 Q Q