第章存储器和可编程逻辑器件 个T 0 与阵列 0 或阵列 图9-3ROM的阵列框图
第9章 存储器和可编程逻辑器件 图 9-3 ROM的阵列框图 与阵列 或阵列 W0 W1 W2 -1 n Dm- 1 D0 … … … An- 1 A0
第章存储器和可编程逻辑器件 个T We wwW 与阵列 或 阵 DDD 列 图9-4图92ROM的阵列图
第9章 存储器和可编程逻辑器件 图 9-4 图 9-2 ROM的阵列图 1 W0 W1 W2 W3 D3 D2 D1 D0 A1 A0 1 与 阵 列 或 阵 列
第章存储器和可编程逻辑器件 个T 用ROM实现逻辑函数一般按以下步骤进行: ①根据逻辑函数的输入、输出变量数目,确定ROM 的容量,选择合适的ROM。 ②写出逻辑函数的最小项表达式,画出ROM的阵列 图 ③根据阵列图对ROM进行编程
第9章 存储器和可编程逻辑器件 用ROM ① 根据逻辑函数的输入、输出变量数目,确定ROM 的容量,选择合适的ROM。 ② 写出逻辑函数的最小项表达式,画出ROM的阵列 图。 ③ 根据阵列图对ROM进行编程
第章存储器和可编程逻辑器件 【例9-1】用ROM设计一个四位二进制码转换为格雷码 的代码转换电路。 解:①输入是四位自然二进制码B3~B,输出是四位格 雷码G3Go,故选24×4的ROM。 ②四位二进制码转换为格雷码的真值表,即ROM的编 程数据表如表9-2所示。由此可写出输出函数的最小项之和 式为 m(8,9,10,11,1213,14,15) GGGG ∑∑∑∑ m(4,5,6,7,8,9,10,11 mn(2,34,5,10,11,12,13) m(12,5,6,9,10,13,14)
第9章 存储器和可编程逻辑器件 【 例 9-1 】用ROM设计一个四位二进制码转换为格雷码 的代码转换电路。 解:① 输入是四位自然二进制码B3~B0,输出是四位格 雷码G3~G0,故选2 4×4 的ROM。 ② 四位二进制码转换为格雷码的真值表,即ROM的编 程数据表如表 9-2 所示。由此可写出输出函数的最小项之和 式为 = = = = (1,2,5,6,9,10,13,14) (2,3,4,5,10,11,12,13) (4,5,6,7,8,9,10,11) (8,9,10,11,12,13,14,15) 2 1 2 3 G m G m G m G m
第章存储器和可编程逻辑器件 表9-2二进制码转换为格雷码的真值表 二进制码 格雷码 B3 B2 B0 B0 G Ga 字Wwwww 000000 0000 011 011 0 001 0000000 001100 wwwwwwww 0011111111 00001111 0011 0011 1010101010101 11111111 00001111111100 0111100001111 0 0
第9章 存储器和可编程逻辑器件 表 9-2 二进制码转换为格雷码的真值表