第二章遇辑门电路 内容概述 第一节标准TTL与非门 ◆第二节其它类型TTL门电路 ◆第三节ECL逻辑门电路 ◆第四节PL逻辑门电路 第五节NMoS逻辑门电路 ◆第六节CMOS逻辑门电路 ◆第七节逻辑门的接口电路 ◆小结
第二章 逻辑门电路 内容概述 第一节 标准TTL与非门 第二节 其它类型TTL门电路 第三节 ECL逻辑门电路 第四节 I 2 L逻辑门电路 第五节 NMOS逻辑门电路 第六节 CMOS逻辑门电路 第七节 逻辑门的接口电路 小结
TTL、ECL PMOS L内容概述 PL、HTL NMOS CMOS 双极型集成逻辑门 集按器件类型分 成逻辑 MOS集成逻辑门 SSI:<100个等效门 MSI:<103个等效门 门按集成度分LS:<10个等效门 VLSI:>104个以上等效门 本章内容: 集成逻辑门的基本结构、工作原理; 集成逻辑门的外部特性、参数及其接口电路
内容概述 双极型集成逻辑门 MOS集成逻辑门 集 成 逻 辑 门 按器件类型分 按集成度分 SSI:<100个等效门 MSI:<103个等效门 LSI :<104个等效门 VLSI:>104个以上等效门 本章内容: 集成逻辑门的基本结构、工作原理; 集成逻辑门的外部特性、参数及其接口电路。 TTL、ECL I 2L、HTL PMOS NMOS CMOS
第一节标准T与非门 ◆TTL与非门电路组成 TTL与非门工作原理 TTL与非门工作速度 ◆TTL与非门外特性及主要参数 ◆TTL标准与非门的改进型 ◆TTL集成电路产品
第一节 标准TTL与非门 TTL与非门电路组成 TTL与非门工作原理 TTL与非门工作速度 TTL与非门外特性及主要参数 TTL标准与非门的改进型 TTL集成电路产品
输入级由多发射上 极晶体管T 中间级由T2、R2和R组成。 D1、D,和电 T2的集电极C2和发射极E2分别 CC 。实现输入提供两个相位相反的电压信号。 +5V R 的与运算。 1.6ks 130g T 3.6V A T1 T 0.3V D3 B (U) D1 D T 输出级由D3、T4T和电阻 R组成。T与组成推拉式输出输入级中间级日输出级 结构,具有较强的负我能力
TTL与非门电路组成 输出级由D3、T4、T5和电阻 R4组成。T4与T5组成推拉式输出 结构,具有较强的负载能力。 输入级由多发射 极晶体管T1、二极管 D1、D2和电阻R1组成 。实现输入变量A、B 的与运算。 中间级由T2、R2和R3组成。 T2的集电极C2和发射极E2分别 提供两个相位相反的电压信号
TL与非门工作原理 输入端至少有一个 (设A端)接低电平: +5V T1管:A端发射结导通, 16k92i 1309 4kQ UBI=UA+ U BEl 5V T 其它发射结反偏截止。A 0.3V T 12 3.6V B 3.6M 因为UB1=1所以12、 T截止,U2≈Uc=5V。 D2 E2 T T4,工作在放大状态 电路输出高电平: OH=UCC -UR2-Ube4 -UD3 输入级中间级1输出级 ≈(5-0.7-07)V=3.6V
TTL与非门工作原理 • 输入端至少有一个 (设A端)接低电平: 0.3V 3.6V 1V 3.6V T1管:A端发射结导通, UB1 = UA + UBE1 = 1V, 其它发射结反偏截止。 (5-0.7-0.7)V = 3.6V 因为UB1 =1V, 所以 T2、 T5截止, UC2≈Ucc=5V。 T4:工作在放大状态 5V UOH =UCC −UR2 −Ub e4 −UD3 电路输出高电平: