(2)三态双向缓冲器 SGI TSG2 图1-12双向三态电路符号 当TSC1=”1,TSC2=”0时,Y=D 当TSC1=”03,TSC2=”1时,D=Y 当TSCi=”0,两端均呈高阻状态
(2)三态双向缓冲器 TSG1 D Y 图1-12 双向三态电路符号 TSG2 当TSC1=”1” , TSC2=”0”时, Y=D 当TSC1=”0” , TSC2=”1”时,D=Y 当TSCi=”0” ,两端均呈 高阻状态
举例 例:CPU通过控制“片逝”来选择一元件和其通信 其它的元件的数据输出端均为高阻(断开)状态, RAM ROM I/O 态数据缓冲器 三态数据缓冲器 三态数据缓冲器 CPU 数据总线 DB 图1-13CPU数据总线与其它芯片连接图
例:CPU通过控制“片选 ”来选择一元件和其通信, 其它的元件的数据输出端均为高阻(断开)状态, E 举例
举例 假设片选状态如图所示 E1 RAM ROM 三态数据缓冲器 三态数据缓冲器 三态数据缓冲器 CPU 数据总线 DB 图1-13CPU数据总线与其它芯片连接图
假设片选状态如图所示 举例