6.3若干常用的时序逻辑电路 631寄存器和移位寄存器 、寄存器 N位寄存器由N个触发器组成,用于存放一组N位 的二值代码。 lD Cl D Q 74LS75 CLKA C1 由电平触发的同步 SR触发器组成。 ID CLK高电平期间, Q随D改变。 D Q CLKB C1
6.3 若干常用的时序逻辑电路 6.3.1 寄存器和移位寄存器 一、寄存器 N位寄存器由N个触发器组成,用于存放一组N位 的二值代码。 74 75 S CLK L Q D 由电平触发的同步 SR触发器组成。 高电平期间, 随 改变
DC1 74HC175 R Q,由CMS边沿触发器组成, DCI R gCLK↑时,将D~D2的 状态存入触发器, ID C1 Q2有异步置0功能 R ID Cl 000 CLK R
0 3 ~ 0 CLK D D ↑ 由CMOS边沿触发器组成, 时,将 的 状态存入触发器, 有异步置 功能。 74HC175
FF C TG Q CLK Y TG C CMOS边港触发D触发器C C=0:,G通,7G断→Q=D2随着D而变化 ro通,rc断→反馈通路接通,Q保持自锁 7G断,7G通→Q保持此前D的状态 (2)CLK个后, G通,7G断→Q=(2'Y=D
CMOS边沿触发D触发器 1 21 1 4 3 (1 0 , ) TG TG Q CLK DQ D TG TG Q ⎧ ′ ′ → = ′ ⎨ ⎩ = ⎪ ⎪ → 通, 断 随着 而变化 , 通, 断 反馈通路接通, 保持自锁 时 1 2 1 3 4 1 2 ( ( ) ) C TG TG Q D TG TG Q Q K D L ⎧ ′ ⎪ → ′ ⎨ ′ ⎩ → = ′ = ↑ ⎪ 断, 通 保持此前 的状态 通, 断 后
二、移位寄存器(存储十移位) 并 行 输 FF 0 FF FR 3 串行D ID 串行 输入 输出 CI C1 C D, 0 移位CLK CLK 脉冲 LL 利用触发器的延迟时间,在CILK↑ 到达时,各触发器按照前一级触发0 器原来的状态翻转,即数据依次右 移11 Q=D
二、 移位寄存器 (存储 + 移位) 利用触发器的延迟时间,在CLK ↑ 到达时,各触发器按照前一级触发 器原来的状态翻转,即数据依次右 移 1 位 * Q D =
并 行 输 出 Q1 FF. FF 串行D1 输入 CLKt 移位CK 脉冲 代码的移动情况 O CLK D, QoQ,Q2 Q3 Q1 0 00、000 01234 1→1、000 0--0、1、00 1、0、1、0 11101
CLK DI Q0 Q1 Q2 Q3 0 0 0 0 0 0 1 1 1 0 0 0 2 0 0 1 0 0 3 1 1 0 1 0 4 1 1 1 0 1 代码的移动情况