小命 7.CPU状态和控制寄存器 3个状态寄存器 6 7 要 功 能 点 位置 ID 各bit的作用 0页存储器
17 7.CPU状态和控制寄存器 • 3个状态寄存器 • 功能 • 位置 • 各bit的作用 要 点 6 7 1D O页存储器
小命 (1)状态寄存器0(ST0) 15~131211 109 8~0 ARP TC C OVA OVB DP (2)状态寄存器1(ST1) 15141312111098 54~0 BRAF CPL XF HM INTM 0 OVM SXM C16 FRCT CMPT ASM
18 ARP 15~ 13 TC 12 C 11 OVA 10 OVB 9 DP 8~ 0 (1)状态寄存器0(ST0) (2)状态寄存器1(ST1) BRAF 15 CPL 14 XF 13 HM 12 INTM 11 0 10 OVM 9 SXM 8 C16 7 FRCT 6 CMPT 5 ASM 4 ~ 0
小命 (3)处理器工作方式状态寄存器(PMST) 15~7 4 IPTR MP/MC OVLY AVIS DROM CLKOFF SMUL SST 如何将40位数据饱和处理成32位数
19 (3)处理器工作方式状态寄存器(PMST) IPTR 15~ 7 MP/MC 6 OVLY 5 AVIS 4 DROM 3 CLKOFF 2 SMUL 1 SST 0 如何将40位数据饱和处理成32位数
命捉大 第三节内部总线结构 不同总线作用与区别 程序总线(PB) 数据总线(CB、DB和EB) 地址总线(PAB、CAB、DAB和EAB) 在片双向总线
20 第三节 内部总线结构 不同总线作用与区别 •程序总线(PB) •数据总线(CB、DB和EB) •地址总线(PAB、CAB、DAB和EAB) •在片双向总线
functional block diagram of the C54x/'LC54x internal hardware System Control Program Address Generation Data Address Generation Interface Logic(PAGEN Logic(DAGEN) PC, IPTR, RC, ARAUO, ARAU1 BRC, RSA, REA ARO-AR ARP, BK, DP, SP DAB Peripherals (Serial Ports, HPL ete.) EXP Encoder 21
21