a 第12章时序逻辑电路 表122状态真值表 序 号 Q Q Dt 00 001 0 D01 23456789 叶10101 0D00 10 1111 00111100001 Q0031001100 01010 T0000000+ L1-001:1 0D9 01010 0 3 D00011110 0.1-01 4-1 1 11 111 001-1 0 010 00bt.0
第12章 时序逻辑电路 表12.2 状态真值表
第12章时序逻辑电路 状态转移图如图12.2(b)所示。波形图如图122(c) 所示 由以上分析可知,图122(a所示电路为同步十进 制加法计数器,计数范围从0000到1001构成计数环 1010到1111六种状态为多余项,由于它们都能自动进 入计数环中,所以称该电路为具有自启动能力的同步 十进制加法计数器
第12章 时序逻辑电路 状态转移图如图12.2(b)所示。波形图如图12.2(c) 所示。 由以上分析可知,图12.2(a)所示电路为同步十进 制加法计数器,计数范围从0000到1001构成计数环。 1010到1111六种状态为多余项,由于它们都能自动进 入计数环中,所以称该电路为具有自启动能力的同步 十进制加法计数器
第12章时序逻辑电路 例123时序电路如图12.3所示,试分析其功能 Q SR ID lQ 1D10 ID IQ ID IQ C1 C1 C1 C1 CP 图12.3例123电路图
第12章 时序逻辑电路 例12.3 时序电路如图12.3所示,试分析其功能。 CP 1 D C1 1 Q 1 Q D0 1 D C1 1 Q 1 Q D1 1 D C1 1 Q 1 Q D2 1 D C1 1 Q 1 Q D3 Q0 Q1 Q2 Q3 SR 图12.3 例12.3电路图
第12章时序逻辑电路 解该电路为上升沿触发的同步时序电路。 激励方程为次态方程为 n+1 R R D,=Q Q1 n+1 D2=2i Q n+1 Q D3=Q2 n+1 22 输出信号为Q3Q2QQo 假设串行输入端信号为1101,四个触发器起始状态 为0000,在对应四个CP脉冲的上升沿作用下,可得状 态真值表如表12.3所示
第12章 时序逻辑电路 解 该电路为上升沿触发的同步时序电路。 激励方程为次态方程为 n n n n n n n n n R n R D Q Q Q D Q Q Q D Q Q Q D S Q S 2 1 3 2 3 1 1 2 1 2 0 1 1 0 1 1 0 0 = = = = = = = = + + + + 输出信号为Q3Q2Q1Q0。 假设串行输入端信号为1101,四个触发器起始状态 为0000,在对应四个CP脉冲的上升沿作用下,可得状 态真值表如表12.3所示
第12章时序逻辑电路 表123功能表 序号CP 0 O2 0" 00 03* 02+ 2n+l@+ 000 0 0 0 0 3 个个个 0000 0001 0 101
第12章 时序逻辑电路 表12.3 功能表 序号 CP 1 ↑ 0 0 0 0 0 0 0 1 2 ↑ 0 0 0 1 0 0 1 1 3 ↑ 0 0 1 1 0 1 1 0 4 ↑ 0 1 1 0 1 1 0 1 n n n n Q3 Q2 Q1 Q0 1 0 1 1 1 2 1 3 n+ n+ n+ n+ Q Q Q Q