第12章时序逻辑电路 ③输出方程:输出信号Q3Q2Q1Q0为对应四个触 发器的输出。 (2)列状态真值表。假定一个现态,代入上述次 态方程便得出相应的次态,逐个假定现态,并列表表 示,得出相应的状态真值表,如表12.1所示
第12章 时序逻辑电路 ③输出方程:输出信号Q3Q2Q1Q0为对应四个触 发器的输出。 (2)列状态真值表。假定一个现态,代入上述次 态方程便得出相应的次态,逐个假定现态,并列表表 示,得出相应的状态真值表,如表12.1所示
第12章时序逻辑电路 表121状态真值表 序号 n 0 0 1 0 0 0 3 0 0 0 0 0 0 11 12 13 14 1 Q
第12章 时序逻辑电路 表12.1 状态真值表
第12章时序逻辑电路 (3)画状态转移图。 由状态真值表可得相应的状态转移图如图12.1(b)所示。 (4)画波形图。波形图如图12.1(c)所示 (5)功能描述 由以上分析可知,图12.1(a)所示电路为同步四位二进 制加法计数器,即记录CP脉冲的个数。计数范围从0000到 111。另外,它还可以对CP脉冲分频。所谓分频,是指将 信号频率成比例地降低。将信号从电路输入端输入,由输 出端输出时,频率降低到输入信号的几分之一,就叫几分 频,该电路就叫几分频电路。在本电路中,Q端是CP脉冲 的二分频输出;Q1端是CP脉冲的四分频输出;Q2端是CP 脉冲的八分频输出;Q3端是CP脉冲的十六分频输出
第12章 时序逻辑电路 (3)画状态转移图。 由状态真值表可得相应的状态转移图如图12.1(b)所示。 (4)画波形图。波形图如图12.1(c)所示。 (5)功能描述。 由以上分析可知,图12.1(a)所示电路为同步四位二进 制加法计数器,即记录CP脉冲的个数。计数范围从0000到 1111。另外,它还可以对CP脉冲分频。所谓分频,是指将 信号频率成比例地降低。将信号从电路输入端输入,由输 出端输出时,频率降低到输入信号的几分之一,就叫几分 频,该电路就叫几分频电路。在本电路中,Q0端是CP脉冲 的二分频输出;Q1端是CP脉冲的四分频输出;Q2端是CP 脉冲的八分频输出;Q3端是CP脉冲的十六分频输出
第12章时序逻辑电路 例122时序电路如图12.2(a所示,试分析其功能 解该电路为下降沿触发的同步时序电路。 激励方程为 J=K=1 0 J=ec K1=Q0 J2=k2=Q91 J3=202,23 K3=Q
第12章 时序逻辑电路 例12.2 时序电路如图12.2(a)所示,试分析其功能。 解该电路为下降沿触发的同步时序电路。 3 0 1 3 3 0 2 2 0 1 1 0 3 1 0 0 0 1 J Q Q Q K Q J K Q Q J Q Q K Q J K = = = = = = = =
第12章时序逻辑电路 次态方程为 刀+1 Co=2 2321+22i 02=002102+202122 93=c0992g3+03 输出信号为Q3Q2Q1Q0 由次态方程得状态真值表如表122所示
第12章 时序逻辑电路 次态方程为 n n n n n n n n n n n n n n n n n n n n n n Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q 0 1 2 3 0 3 1 3 0 1 2 0 1 2 1 2 0 3 1 0 1 1 0 0 1 0 = + = + = + = + + + + 输出信号为Q3Q2Q1Q0。 由次态方程得状态真值表如表12.2所示