第2章增强型花S-5单片机结构 表22引脚功能 ALE 30 低8位地址锁存信号。在访问外部存储器时, 用ALE信号下降沿锁存从PO口输出的低8位地址 信息A7~A0,以便随后将P0作为数据总线使用 在正常情况下ALE输出信号恒定为1/6振荡 频率,并可用作外部时钟或定时信号。注意每次 访问外部数据时一个ALE脉冲将被忽略,ALE 可以通过置位SFR的 auxilary0禁止ALE输出 这样ALE只能在执行MOVX指令时被激活 PSEN 29 外部程序存储器读选通信号,低电平有效。从 外部程序存储器取指令时,每个机器周期PSEN 信号被激活两次。只有执行外部程序存储器中的 指令时,PSEN有效,而其他操作PSEN无效 EA/VPP 31 35 29 外部程序存储器选择信号,低电平有效。在复 位期间CPU检测并锁存EA/Vp引脚电平状态, 当发现该引脚为高电平时,从片内程序存储器取 指令,只有当程序计数器PC超出片内程序存储 器地址编码范围时,才转到外部ROM中取指令 当该引脚为低电平时,一律从外部程序存储器中 取指令 XTALI 19 21 15 片内晶振电路反相放大器输入端 XTAL2 18 20 14 O 片内晶振电路反相放大器输出端
第 2章 增强型MCS-51单片机结构 表2-2 引脚功能
第2章增强型花S-5单片机结构 与非门A 5-30pF XTAL2 C2 内部电阻 XTALI PD 晶体振荡器 内部电阻 内部电阻 接片内时钟电路 图2-4增强型MCS-51振荡电路及连接
第 2章 增强型MCS-51单片机结构 图2-4 增强型MCS-51振荡电路及连接 5-30 pF C 2 C 1 晶 体 振 荡 器 XTAL2 XTAL1 内 部 电 阻 内 部 电 阻 接 片 内 时 钟 电 路 与 非 门 A PD 内 部 电 阻
第2章增强型花S-5单片机结构 1.主电源引脚V和Vs Vce(40脚):接+5V电源正端 ss(20脚):接+5V电源地端。 2.外接晶体引脚XTAL1和XTAL2 XTAL1(19脚):接外部石英晶体的一端.在单片机内部 它是一个反相放大器的输入端,这个放大器构成了片内 振荡器。当采用外部时钟时,对于HMOS单片机,该引脚 接地;对于 CHMOS单片机,该引脚作为外部振荡信号的输入端
第 2章 增强型MCS-51单片机结构 1. 主电源引脚Vcc和Vss VCC(40脚): 接+5 V电源正端; VSS(20脚): 接+5 V电源地端。 2. 外接晶体引脚XTAL1和XTAL2 XTAL1(19脚): 接外部石英晶体的一端.在单片机内部, 它是一个反相放大器的输入端, 这个放大器构成了片内 振荡器。 当采用外部时钟时, 对于HMOS单片机, 该引脚 接地; 对于CHMOS单片机, 该引脚作为外部振荡信号的输入端
第2章增强型花S-5单片机结构 XTAL2(18脚):接外部晶体的另一端。在单片机内部,接 至片内振荡器的反相放大器的输出端。当采用外部时钟时, 对于HMOS单片机,该引脚作为外部振荡信号的输入端;对于 CHMOS芯片,该引脚悬空不接
第 2章 增强型MCS-51单片机结构 XTAL2(18脚): 接外部晶体的另一端。 在单片机内部, 接 至片内振荡器的反相放大器的输出端。 当采用外部时钟时, 对于HMOS单片机, 该引脚作为外部振荡信号的输入端; 对于 CHMOS芯片, 该引脚悬空不接
第2章增强型花S-5单片机结构 3.控制信号或与其它电源复用引脚 控制信号或与其它电源复用引脚有 RST/VPD、 ALE/ PROG、PSEN和EA/等4种形式 (1) RST/VPD(9脚):RST即为 RESET,VPD为备 用电源,所以该引脚为单片机的上电复位或掉电保护端。 (2)ALE/PROG(30脚)当访问外部存储器时,ALE (允许地址锁存信号)以每机器周期两次的信号输出,用 于锁存出现在PO口的低8位地址
第 2章 增强型MCS-51单片机结构 3. 控制信号或与其它电源复用引脚 控制信号或与其它电源复用引脚有 RST/VPD、 、 和 等4种形式。 (1) RST/VPD(9脚): RST即为RESET, VPD为备 用电源, 所以该引脚为单片机的上电复位或掉电保护端。 (2) (30脚): 当访问外部存储器时, ALE (允许地址锁存信号)以每机器周期两次的信号输出, 用 于锁存出现在P0口的低8位地址。 ALE PROG PSEN / . / EA VPP ALE PROG /